Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.

Detalhes bibliográficos
Ano de defesa: 2005
Autor(a) principal: SOUZA, Cleonilson Protásio de. lattes
Orientador(a): ASSIS, Francisco Marcos de. lattes, FREIRE, Raimundo Carlos Silvério. lattes
Banca de defesa: CALÔBA, Luiz Pereira., PIMENTEL, Cecílio José Lins., CATUNDA, Sebastian Yuri Cavalcanti., MELCHERM, Elmar Uwe Kurt., ALBERT, Bruno Barbosa.
Tipo de documento: Tese
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Universidade Federal de Campina Grande
Programa de Pós-Graduação: PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
Departamento: Centro de Engenharia Elétrica e Informática - CEEI
País: Brasil
Palavras-chave em Português:
Área do conhecimento CNPq:
Link de acesso: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3192
Resumo: Atualmente, o custo de se testar um circuito integrado é estimado em aproximadamente 25% do custo total de sua produção e é previsto que, em 2015, esse custo atingirá 50%. Esse custo é relacionado diretamente aos custos do uso de equipamentos de teste automático. Tais equipamentos são extremamente caros e, com o avanço na tecnologia de fabricação de circuitos integrados e com o aumento da velocidade de operação desses, estão se tornando inexatos na detecção de circuitos falhos. Uma alternativa bastante promissora na redução de custos de teses e desenvolvimento de circuitos integrados autotestáveis que são rapidamente se tornando uma técnica de teste amplamente utilizada utilizada na indústria para testes de circuitos VLSI. Os principais componentes nessas arquiteturas autotestáveis são os geradores de testes e os analisadores de respostas que realizam a geração de testes e a análise das respostas de circuito a esses teses no próprio circuito a esses testes no próprio circuito integrado, respectivamente. O objetivo principal desta tese é apresentar um esquema completo de uma arquitetura autotestável propondo um noco esquema de um gerador de testes e de um analisador de respostas. O gerador de testes proposto é baseado principalmente no algorítimo de Berlekamp-Massey e em um processo de otimização baseado em algorítimo genético. Tal gerador é totalmente baseado na arquitetura de um registrador de deslocamento com realimentação linear (LFSR), da expressão em inglês, Linear Feedback Shift Register) e é capaz de gerar tanto testes determinísticos, que detectam as falhas de difícil detecção do circuito, quanto testes pseudo-aleatórios, que detectam as falhas restantes. No que se refere ao analisador de respostas proposto, propõe-se um esquema baseado no sistema imunológico humano. No projeto desse esquema é utilizado o algorítimo de seleção negativa inspirado nesse sistema. Tal processo de seleção negativa proporciona ao corpo a capacidade de discriminação entre células próprias e células estranhas a ele. Dessa inspiração, é proposto um analisador de respostas capaz de detectar se o primeiro circuito está com ou sem falha. Utilizando os métodos de desenvolvimento do gerador de testes e do analisador de respostas propostos, alguns resultados de simulações, que demostram a eficiências dos métodos, são mostrados utilizando-se os circuitos de verificação de desempenho nos padrões ISCAS85 e ISCAS89.
id UFCG_73b1d0364f0a546b8035b1940aad1638
oai_identifier_str oai:localhost:riufcg/3192
network_acronym_str UFCG
network_name_str Biblioteca Digital de Teses e Dissertações da UFCG
repository_id_str
spelling ASSIS, Francisco Marcos de.ASSIS, F. M.http://lattes.cnpq.br/2368523362272656FREIRE, Raimundo Carlos Silvério.FREIRE, R. C. S.http://lattes.cnpq.br/4016576596215504CALÔBA, Luiz Pereira.PIMENTEL, Cecílio José Lins.CATUNDA, Sebastian Yuri Cavalcanti.MELCHERM, Elmar Uwe Kurt.ALBERT, Bruno Barbosa.SOUZA, C. P.http://lattes.cnpq.br/5635983022553950SOUZA, Cleonilson Protásio de.Atualmente, o custo de se testar um circuito integrado é estimado em aproximadamente 25% do custo total de sua produção e é previsto que, em 2015, esse custo atingirá 50%. Esse custo é relacionado diretamente aos custos do uso de equipamentos de teste automático. Tais equipamentos são extremamente caros e, com o avanço na tecnologia de fabricação de circuitos integrados e com o aumento da velocidade de operação desses, estão se tornando inexatos na detecção de circuitos falhos. Uma alternativa bastante promissora na redução de custos de teses e desenvolvimento de circuitos integrados autotestáveis que são rapidamente se tornando uma técnica de teste amplamente utilizada utilizada na indústria para testes de circuitos VLSI. Os principais componentes nessas arquiteturas autotestáveis são os geradores de testes e os analisadores de respostas que realizam a geração de testes e a análise das respostas de circuito a esses teses no próprio circuito a esses testes no próprio circuito integrado, respectivamente. O objetivo principal desta tese é apresentar um esquema completo de uma arquitetura autotestável propondo um noco esquema de um gerador de testes e de um analisador de respostas. O gerador de testes proposto é baseado principalmente no algorítimo de Berlekamp-Massey e em um processo de otimização baseado em algorítimo genético. Tal gerador é totalmente baseado na arquitetura de um registrador de deslocamento com realimentação linear (LFSR), da expressão em inglês, Linear Feedback Shift Register) e é capaz de gerar tanto testes determinísticos, que detectam as falhas de difícil detecção do circuito, quanto testes pseudo-aleatórios, que detectam as falhas restantes. No que se refere ao analisador de respostas proposto, propõe-se um esquema baseado no sistema imunológico humano. No projeto desse esquema é utilizado o algorítimo de seleção negativa inspirado nesse sistema. Tal processo de seleção negativa proporciona ao corpo a capacidade de discriminação entre células próprias e células estranhas a ele. Dessa inspiração, é proposto um analisador de respostas capaz de detectar se o primeiro circuito está com ou sem falha. Utilizando os métodos de desenvolvimento do gerador de testes e do analisador de respostas propostos, alguns resultados de simulações, que demostram a eficiências dos métodos, são mostrados utilizando-se os circuitos de verificação de desempenho nos padrões ISCAS85 e ISCAS89.Currently, the cost of testing an integrated circuit is estimated at approximately 25% of the total cost of its production and it is predicted that by 2015 this cost will reach 50%. This cost is directly related to the costs of using automatic test equipment. Such equipment is extremely expensive and with the advancement in integrated circuit manufacturing technology and the increased operation speed of these circuits are becoming inaccurate in the detection of faulty circuits. A very promising alternative in reducing theses costs and developing self-testing integrated circuits that are rapidly becoming a widely used test technique used in the industry for testing VLSI circuits. The main components in these self-testable architectures are the test generators and the response analyzers that perform the generation of tests and the analysis of the circuit responses to these theses in the circuit itself to those tests in the integrated circuit itself, respectively. The main objective of this thesis is to present a complete scheme of an autotestable architecture proposing a noco scheme of a test generator and an answer analyzer. The proposed test generator is based primarily on the Berlekamp-Massey algorithm and on a genetic algorithm-based optimization process. This generator is totally based on the architecture of a Linear Feedback Shift Register (LFSR) and is capable of generating both deterministic tests, which detect the circuit's difficult detection failures, and tests pseudo-random, which detect the remaining faults. With regard to the proposed response analyzer, a scheme based on the human immune system is proposed. In the design of this scheme is used the negative selection algorithm inspired by this system. Such a negative selection process gives the body the ability to discriminate between its own cells and cells foreign to it. From this inspiration, a response analyzer capable of detecting whether or not the first circuit is faulted or not is proposed. Using the development methods of the test generator and the proposed response analyzer, some simulation results, which demonstrate the method efficiencies, are shown using the ISCAS85 and ISCAS89 performance verification circuits.Submitted by Deyse Queiroz (deysequeirozz@hotmail.com) on 2019-03-21T16:47:52Z No. of bitstreams: 1 CLEONILSON PROTÁSIO DE SOUZA - TESE PPGEE 2005..pdf: 2830909 bytes, checksum: 69541d9bfff49f0805539b577acedaad (MD5)Made available in DSpace on 2019-03-21T16:47:52Z (GMT). No. of bitstreams: 1 CLEONILSON PROTÁSIO DE SOUZA - TESE PPGEE 2005..pdf: 2830909 bytes, checksum: 69541d9bfff49f0805539b577acedaad (MD5) Previous issue date: 2005-12-05Universidade Federal de Campina GrandePÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICAUFCGBrasilCentro de Engenharia Elétrica e Informática - CEEIEngenharia Elétrica.Circuitos Digitais.Testes de Circuitos.Inteligência Artificial.Digital Circuits.Circuit Tests.Artificial intelligence.Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.An auto-testable architecture for digital circuits based on the Berlk Amp-Massey algorithm and artificial immune systems.2005-12-052019-03-21T16:47:52Z2019-03-212019-03-21T16:47:52Zhttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3192SOUZA, Cleonilson Protásio de. Uma arquitetura auto testável para circuitos digitais baseada no algoritmo de Berlekamp-Massey e em sistemas imunológicos artificiais. 2005. 124f. Tese (Doutorado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2005.info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesisporinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCGORIGINALCLEONILSON PROTÁSIO DE SOUZA - TESE PPGEE 2005.pdfCLEONILSON PROTÁSIO DE SOUZA - TESE PPGEE 2005.pdfapplication/pdf2668209http://dspace.sti.ufcg.edu.br:8080/xmlui/bitstream/riufcg/3192/3/CLEONILSON+PROT%C3%81SIO+DE+SOUZA+-+TESE+PPGEE+2005.pdfaec8fd406a8a52001a0917addf3dd322MD53LICENSElicense.txtlicense.txttext/plain; charset=utf-81748http://dspace.sti.ufcg.edu.br:8080/xmlui/bitstream/riufcg/3192/2/license.txt8a4605be74aa9ea9d79846c1fba20a33MD52riufcg/31922021-04-15 09:04:43.679oai:localhost:riufcg/3192Tk9URTogUExBQ0UgWU9VUiBPV04gTElDRU5TRSBIRVJFClRoaXMgc2FtcGxlIGxpY2Vuc2UgaXMgcHJvdmlkZWQgZm9yIGluZm9ybWF0aW9uYWwgcHVycG9zZXMgb25seS4KCk5PTi1FWENMVVNJVkUgRElTVFJJQlVUSU9OIExJQ0VOU0UKCkJ5IHNpZ25pbmcgYW5kIHN1Ym1pdHRpbmcgdGhpcyBsaWNlbnNlLCB5b3UgKHRoZSBhdXRob3Iocykgb3IgY29weXJpZ2h0Cm93bmVyKSBncmFudHMgdG8gRFNwYWNlIFVuaXZlcnNpdHkgKERTVSkgdGhlIG5vbi1leGNsdXNpdmUgcmlnaHQgdG8gcmVwcm9kdWNlLAp0cmFuc2xhdGUgKGFzIGRlZmluZWQgYmVsb3cpLCBhbmQvb3IgZGlzdHJpYnV0ZSB5b3VyIHN1Ym1pc3Npb24gKGluY2x1ZGluZwp0aGUgYWJzdHJhY3QpIHdvcmxkd2lkZSBpbiBwcmludCBhbmQgZWxlY3Ryb25pYyBmb3JtYXQgYW5kIGluIGFueSBtZWRpdW0sCmluY2x1ZGluZyBidXQgbm90IGxpbWl0ZWQgdG8gYXVkaW8gb3IgdmlkZW8uCgpZb3UgYWdyZWUgdGhhdCBEU1UgbWF5LCB3aXRob3V0IGNoYW5naW5nIHRoZSBjb250ZW50LCB0cmFuc2xhdGUgdGhlCnN1Ym1pc3Npb24gdG8gYW55IG1lZGl1bSBvciBmb3JtYXQgZm9yIHRoZSBwdXJwb3NlIG9mIHByZXNlcnZhdGlvbi4KCllvdSBhbHNvIGFncmVlIHRoYXQgRFNVIG1heSBrZWVwIG1vcmUgdGhhbiBvbmUgY29weSBvZiB0aGlzIHN1Ym1pc3Npb24gZm9yCnB1cnBvc2VzIG9mIHNlY3VyaXR5LCBiYWNrLXVwIGFuZCBwcmVzZXJ2YXRpb24uCgpZb3UgcmVwcmVzZW50IHRoYXQgdGhlIHN1Ym1pc3Npb24gaXMgeW91ciBvcmlnaW5hbCB3b3JrLCBhbmQgdGhhdCB5b3UgaGF2ZQp0aGUgcmlnaHQgdG8gZ3JhbnQgdGhlIHJpZ2h0cyBjb250YWluZWQgaW4gdGhpcyBsaWNlbnNlLiBZb3UgYWxzbyByZXByZXNlbnQKdGhhdCB5b3VyIHN1Ym1pc3Npb24gZG9lcyBub3QsIHRvIHRoZSBiZXN0IG9mIHlvdXIga25vd2xlZGdlLCBpbmZyaW5nZSB1cG9uCmFueW9uZSdzIGNvcHlyaWdodC4KCklmIHRoZSBzdWJtaXNzaW9uIGNvbnRhaW5zIG1hdGVyaWFsIGZvciB3aGljaCB5b3UgZG8gbm90IGhvbGQgY29weXJpZ2h0LAp5b3UgcmVwcmVzZW50IHRoYXQgeW91IGhhdmUgb2J0YWluZWQgdGhlIHVucmVzdHJpY3RlZCBwZXJtaXNzaW9uIG9mIHRoZQpjb3B5cmlnaHQgb3duZXIgdG8gZ3JhbnQgRFNVIHRoZSByaWdodHMgcmVxdWlyZWQgYnkgdGhpcyBsaWNlbnNlLCBhbmQgdGhhdApzdWNoIHRoaXJkLXBhcnR5IG93bmVkIG1hdGVyaWFsIGlzIGNsZWFybHkgaWRlbnRpZmllZCBhbmQgYWNrbm93bGVkZ2VkCndpdGhpbiB0aGUgdGV4dCBvciBjb250ZW50IG9mIHRoZSBzdWJtaXNzaW9uLgoKSUYgVEhFIFNVQk1JU1NJT04gSVMgQkFTRUQgVVBPTiBXT1JLIFRIQVQgSEFTIEJFRU4gU1BPTlNPUkVEIE9SIFNVUFBPUlRFRApCWSBBTiBBR0VOQ1kgT1IgT1JHQU5JWkFUSU9OIE9USEVSIFRIQU4gRFNVLCBZT1UgUkVQUkVTRU5UIFRIQVQgWU9VIEhBVkUKRlVMRklMTEVEIEFOWSBSSUdIVCBPRiBSRVZJRVcgT1IgT1RIRVIgT0JMSUdBVElPTlMgUkVRVUlSRUQgQlkgU1VDSApDT05UUkFDVCBPUiBBR1JFRU1FTlQuCgpEU1Ugd2lsbCBjbGVhcmx5IGlkZW50aWZ5IHlvdXIgbmFtZShzKSBhcyB0aGUgYXV0aG9yKHMpIG9yIG93bmVyKHMpIG9mIHRoZQpzdWJtaXNzaW9uLCBhbmQgd2lsbCBub3QgbWFrZSBhbnkgYWx0ZXJhdGlvbiwgb3RoZXIgdGhhbiBhcyBhbGxvd2VkIGJ5IHRoaXMKbGljZW5zZSwgdG8geW91ciBzdWJtaXNzaW9uLgo=Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512021-04-15T12:04:43Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false
dc.title.pt_BR.fl_str_mv Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.
dc.title.alternative.pt_BR.fl_str_mv An auto-testable architecture for digital circuits based on the Berlk Amp-Massey algorithm and artificial immune systems.
title Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.
spellingShingle Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.
SOUZA, Cleonilson Protásio de.
Engenharia Elétrica.
Circuitos Digitais.
Testes de Circuitos.
Inteligência Artificial.
Digital Circuits.
Circuit Tests.
Artificial intelligence.
title_short Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.
title_full Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.
title_fullStr Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.
title_full_unstemmed Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.
title_sort Uma arquitetura autotestável para circuitos digitais baseada no algoritmo de Berlk Amp-Massey e em sistemas imunológicos artificiais.
author SOUZA, Cleonilson Protásio de.
author_facet SOUZA, Cleonilson Protásio de.
author_role author
dc.contributor.advisor2ID.pt_BR.fl_str_mv FREIRE, R. C. S.
dc.contributor.advisor1.fl_str_mv ASSIS, Francisco Marcos de.
dc.contributor.advisor1ID.fl_str_mv ASSIS, F. M.
dc.contributor.advisor1Lattes.fl_str_mv http://lattes.cnpq.br/2368523362272656
dc.contributor.advisor2.fl_str_mv FREIRE, Raimundo Carlos Silvério.
dc.contributor.advisor2Lattes.fl_str_mv http://lattes.cnpq.br/4016576596215504
dc.contributor.referee1.fl_str_mv CALÔBA, Luiz Pereira.
dc.contributor.referee2.fl_str_mv PIMENTEL, Cecílio José Lins.
dc.contributor.referee3.fl_str_mv CATUNDA, Sebastian Yuri Cavalcanti.
dc.contributor.referee4.fl_str_mv MELCHERM, Elmar Uwe Kurt.
dc.contributor.referee5.fl_str_mv ALBERT, Bruno Barbosa.
dc.contributor.authorID.fl_str_mv SOUZA, C. P.
dc.contributor.authorLattes.fl_str_mv http://lattes.cnpq.br/5635983022553950
dc.contributor.author.fl_str_mv SOUZA, Cleonilson Protásio de.
contributor_str_mv ASSIS, Francisco Marcos de.
FREIRE, Raimundo Carlos Silvério.
CALÔBA, Luiz Pereira.
PIMENTEL, Cecílio José Lins.
CATUNDA, Sebastian Yuri Cavalcanti.
MELCHERM, Elmar Uwe Kurt.
ALBERT, Bruno Barbosa.
dc.subject.cnpq.fl_str_mv Engenharia Elétrica.
topic Engenharia Elétrica.
Circuitos Digitais.
Testes de Circuitos.
Inteligência Artificial.
Digital Circuits.
Circuit Tests.
Artificial intelligence.
dc.subject.por.fl_str_mv Circuitos Digitais.
Testes de Circuitos.
Inteligência Artificial.
Digital Circuits.
Circuit Tests.
Artificial intelligence.
description Atualmente, o custo de se testar um circuito integrado é estimado em aproximadamente 25% do custo total de sua produção e é previsto que, em 2015, esse custo atingirá 50%. Esse custo é relacionado diretamente aos custos do uso de equipamentos de teste automático. Tais equipamentos são extremamente caros e, com o avanço na tecnologia de fabricação de circuitos integrados e com o aumento da velocidade de operação desses, estão se tornando inexatos na detecção de circuitos falhos. Uma alternativa bastante promissora na redução de custos de teses e desenvolvimento de circuitos integrados autotestáveis que são rapidamente se tornando uma técnica de teste amplamente utilizada utilizada na indústria para testes de circuitos VLSI. Os principais componentes nessas arquiteturas autotestáveis são os geradores de testes e os analisadores de respostas que realizam a geração de testes e a análise das respostas de circuito a esses teses no próprio circuito a esses testes no próprio circuito integrado, respectivamente. O objetivo principal desta tese é apresentar um esquema completo de uma arquitetura autotestável propondo um noco esquema de um gerador de testes e de um analisador de respostas. O gerador de testes proposto é baseado principalmente no algorítimo de Berlekamp-Massey e em um processo de otimização baseado em algorítimo genético. Tal gerador é totalmente baseado na arquitetura de um registrador de deslocamento com realimentação linear (LFSR), da expressão em inglês, Linear Feedback Shift Register) e é capaz de gerar tanto testes determinísticos, que detectam as falhas de difícil detecção do circuito, quanto testes pseudo-aleatórios, que detectam as falhas restantes. No que se refere ao analisador de respostas proposto, propõe-se um esquema baseado no sistema imunológico humano. No projeto desse esquema é utilizado o algorítimo de seleção negativa inspirado nesse sistema. Tal processo de seleção negativa proporciona ao corpo a capacidade de discriminação entre células próprias e células estranhas a ele. Dessa inspiração, é proposto um analisador de respostas capaz de detectar se o primeiro circuito está com ou sem falha. Utilizando os métodos de desenvolvimento do gerador de testes e do analisador de respostas propostos, alguns resultados de simulações, que demostram a eficiências dos métodos, são mostrados utilizando-se os circuitos de verificação de desempenho nos padrões ISCAS85 e ISCAS89.
publishDate 2005
dc.date.issued.fl_str_mv 2005-12-05
dc.date.accessioned.fl_str_mv 2019-03-21T16:47:52Z
dc.date.available.fl_str_mv 2019-03-21
2019-03-21T16:47:52Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/doctoralThesis
format doctoralThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3192
dc.identifier.citation.fl_str_mv SOUZA, Cleonilson Protásio de. Uma arquitetura auto testável para circuitos digitais baseada no algoritmo de Berlekamp-Massey e em sistemas imunológicos artificiais. 2005. 124f. Tese (Doutorado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2005.
url http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3192
identifier_str_mv SOUZA, Cleonilson Protásio de. Uma arquitetura auto testável para circuitos digitais baseada no algoritmo de Berlekamp-Massey e em sistemas imunológicos artificiais. 2005. 124f. Tese (Doutorado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2005.
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Federal de Campina Grande
dc.publisher.program.fl_str_mv PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
dc.publisher.initials.fl_str_mv UFCG
dc.publisher.country.fl_str_mv Brasil
dc.publisher.department.fl_str_mv Centro de Engenharia Elétrica e Informática - CEEI
publisher.none.fl_str_mv Universidade Federal de Campina Grande
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFCG
instname:Universidade Federal de Campina Grande (UFCG)
instacron:UFCG
instname_str Universidade Federal de Campina Grande (UFCG)
instacron_str UFCG
institution UFCG
reponame_str Biblioteca Digital de Teses e Dissertações da UFCG
collection Biblioteca Digital de Teses e Dissertações da UFCG
bitstream.url.fl_str_mv http://dspace.sti.ufcg.edu.br:8080/xmlui/bitstream/riufcg/3192/3/CLEONILSON+PROT%C3%81SIO+DE+SOUZA+-+TESE+PPGEE+2005.pdf
http://dspace.sti.ufcg.edu.br:8080/xmlui/bitstream/riufcg/3192/2/license.txt
bitstream.checksum.fl_str_mv aec8fd406a8a52001a0917addf3dd322
8a4605be74aa9ea9d79846c1fba20a33
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)
repository.mail.fl_str_mv bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br
_version_ 1797044625025794048