Proposição de um processador por fluxo de dados e de um modelo de simulação

Detalhes bibliográficos
Ano de defesa: 1992
Autor(a) principal: Angelo Sebastião Zanini
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Instituto Tecnológico de Aeronáutica
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=1767
Resumo: Os processadores de arquitetura orientada ao fluxo de dados, denominados Data Flow, são estruturas voltadas a implementação em VLSI em função do grande número de Unidades de Processamento e da vasta rede de interconexão entre os mesmos. Este trabalho visa propor o diagrama de um processador Data Flow e discutir sua implementação em VLSI, bem como avaliar seu funcionamento e desempenho através da proposição de um modelo de simulação utilizando-se programação concorrente.
id ITA_c29c469ae5fd0cec316c3dc823081c41
oai_identifier_str oai:agregador.ibict.br.BDTD_ITA:oai:ita.br:1767
network_acronym_str ITA
network_name_str Biblioteca Digital de Teses e Dissertações do ITA
spelling Proposição de um processador por fluxo de dados e de um modelo de simulaçãoAnálise de fluxo de dadosUnidades centrais de processamentoIntegração em muito larga escalaArquitetura (computadores)ComputaçãoOs processadores de arquitetura orientada ao fluxo de dados, denominados Data Flow, são estruturas voltadas a implementação em VLSI em função do grande número de Unidades de Processamento e da vasta rede de interconexão entre os mesmos. Este trabalho visa propor o diagrama de um processador Data Flow e discutir sua implementação em VLSI, bem como avaliar seu funcionamento e desempenho através da proposição de um modelo de simulação utilizando-se programação concorrente.Instituto Tecnológico de AeronáuticaWagner Chiepa CunhaAngelo Sebastião Zanini1992-12-01info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesishttp://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=1767reponame:Biblioteca Digital de Teses e Dissertações do ITAinstname:Instituto Tecnológico de Aeronáuticainstacron:ITAporinfo:eu-repo/semantics/openAccessapplication/pdf2019-02-02T14:02:48Zoai:agregador.ibict.br.BDTD_ITA:oai:ita.br:1767http://oai.bdtd.ibict.br/requestopendoar:null2020-05-28 19:37:10.912Biblioteca Digital de Teses e Dissertações do ITA - Instituto Tecnológico de Aeronáuticatrue
dc.title.none.fl_str_mv Proposição de um processador por fluxo de dados e de um modelo de simulação
title Proposição de um processador por fluxo de dados e de um modelo de simulação
spellingShingle Proposição de um processador por fluxo de dados e de um modelo de simulação
Angelo Sebastião Zanini
Análise de fluxo de dados
Unidades centrais de processamento
Integração em muito larga escala
Arquitetura (computadores)
Computação
title_short Proposição de um processador por fluxo de dados e de um modelo de simulação
title_full Proposição de um processador por fluxo de dados e de um modelo de simulação
title_fullStr Proposição de um processador por fluxo de dados e de um modelo de simulação
title_full_unstemmed Proposição de um processador por fluxo de dados e de um modelo de simulação
title_sort Proposição de um processador por fluxo de dados e de um modelo de simulação
author Angelo Sebastião Zanini
author_facet Angelo Sebastião Zanini
author_role author
dc.contributor.none.fl_str_mv Wagner Chiepa Cunha
dc.contributor.author.fl_str_mv Angelo Sebastião Zanini
dc.subject.por.fl_str_mv Análise de fluxo de dados
Unidades centrais de processamento
Integração em muito larga escala
Arquitetura (computadores)
Computação
topic Análise de fluxo de dados
Unidades centrais de processamento
Integração em muito larga escala
Arquitetura (computadores)
Computação
dc.description.none.fl_txt_mv Os processadores de arquitetura orientada ao fluxo de dados, denominados Data Flow, são estruturas voltadas a implementação em VLSI em função do grande número de Unidades de Processamento e da vasta rede de interconexão entre os mesmos. Este trabalho visa propor o diagrama de um processador Data Flow e discutir sua implementação em VLSI, bem como avaliar seu funcionamento e desempenho através da proposição de um modelo de simulação utilizando-se programação concorrente.
description Os processadores de arquitetura orientada ao fluxo de dados, denominados Data Flow, são estruturas voltadas a implementação em VLSI em função do grande número de Unidades de Processamento e da vasta rede de interconexão entre os mesmos. Este trabalho visa propor o diagrama de um processador Data Flow e discutir sua implementação em VLSI, bem como avaliar seu funcionamento e desempenho através da proposição de um modelo de simulação utilizando-se programação concorrente.
publishDate 1992
dc.date.none.fl_str_mv 1992-12-01
dc.type.driver.fl_str_mv info:eu-repo/semantics/publishedVersion
info:eu-repo/semantics/masterThesis
status_str publishedVersion
format masterThesis
dc.identifier.uri.fl_str_mv http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=1767
url http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=1767
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Instituto Tecnológico de Aeronáutica
publisher.none.fl_str_mv Instituto Tecnológico de Aeronáutica
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações do ITA
instname:Instituto Tecnológico de Aeronáutica
instacron:ITA
reponame_str Biblioteca Digital de Teses e Dissertações do ITA
collection Biblioteca Digital de Teses e Dissertações do ITA
instname_str Instituto Tecnológico de Aeronáutica
instacron_str ITA
institution ITA
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações do ITA - Instituto Tecnológico de Aeronáutica
repository.mail.fl_str_mv
subject_por_txtF_mv Análise de fluxo de dados
Unidades centrais de processamento
Integração em muito larga escala
Arquitetura (computadores)
Computação
_version_ 1706804995784966144