INTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER

Detalhes bibliográficos
Ano de defesa: 1992
Autor(a) principal: LUIS FERNANDO VIEIRA GOMES
Orientador(a): MOISES HENRIQUE SZWARCMAN lattes, ALBRECHT KARL VON PLEHWE
Banca de defesa: MOISES HENRIQUE SZWARCMAN, ALBRECHT KARL VON PLEHWE, RAUL QUEIROZ FEITOSA, ORLANDO GOMES LOQUES FILHO
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: PONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO DE JANEIRO
Programa de Pós-Graduação: PPG EM ENGENHARIA ELÉTRICA
Departamento: Não Informado pela instituição
País: BR
Link de acesso: https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=10076@1
https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=10076@2
Resumo: O sistema Cygnus é um computador multiprocessador de memória compartilhada e estrutura modular desenvolvido pelos departamentos de Energia Elétrica e Informática da PUC/RJ. Este trabalho tem como objetivo a introdução de um novo controlador de acesso a discos e impressora. Este controlador é baseado no microprocessador 68010 e utiliza técnicas de implementação de memórias cachê de disco em um ambiente de multiprogramação onde processos, através de troca de mensagens, cooperam para aceitar várias solicitações simultâneas provenientes dos diversos processadores que compõem o sistema.
id PUC_RIO-1_067e3907da1bd27b89843248516efc4f
oai_identifier_str oai:MAXWELL.puc-rio.br:10076
network_acronym_str PUC_RIO-1
network_name_str Repositório Institucional da PUC-RIO (Projeto Maxwell)
repository_id_str
spelling info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisINTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER UM CONTROLADOR INTELIGENTE DE ENTRADA E SAÍDA PARA O SISTEMA CYGNUS 1992-07-23MOISES HENRIQUE SZWARCMAN44265379753lattes.cnpq.br/5857484350163472ALBRECHT KARL VON PLEHWEMOISES HENRIQUE SZWARCMANALBRECHT KARL VON PLEHWERAUL QUEIROZ FEITOSAORLANDO GOMES LOQUES FILHOLUIS FERNANDO VIEIRA GOMESPONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO DE JANEIROPPG EM ENGENHARIA ELÉTRICAPUC-RioBRO sistema Cygnus é um computador multiprocessador de memória compartilhada e estrutura modular desenvolvido pelos departamentos de Energia Elétrica e Informática da PUC/RJ. Este trabalho tem como objetivo a introdução de um novo controlador de acesso a discos e impressora. Este controlador é baseado no microprocessador 68010 e utiliza técnicas de implementação de memórias cachê de disco em um ambiente de multiprogramação onde processos, através de troca de mensagens, cooperam para aceitar várias solicitações simultâneas provenientes dos diversos processadores que compõem o sistema. The Cygnus system is a multiprocessor computere based on a modular structure with shared memory, which was developed at the Department of Electrical Engineering and Computer Science of PUC/RJ. The goal of this work is the introduction of a new controller to access disks and printer. This controller is based on the 68010 microprocessor unit and employs implementation techniques of disk caching in a multitask environment. In this environment, processes cooperate via message passing to serve simultaneous requests issued by other processors in the system. https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=10076@1https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=10076@2porreponame:Repositório Institucional da PUC-RIO (Projeto Maxwell)instname:Pontifícia Universidade Católica do Rio de Janeiro (PUC-RIO)instacron:PUC_RIOinfo:eu-repo/semantics/openAccess2023-06-26T09:03:21ZRepositório InstitucionalPRI
dc.title.en.fl_str_mv INTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER
dc.title.alternative.pt.fl_str_mv UM CONTROLADOR INTELIGENTE DE ENTRADA E SAÍDA PARA O SISTEMA CYGNUS
title INTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER
spellingShingle INTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER
LUIS FERNANDO VIEIRA GOMES
title_short INTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER
title_full INTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER
title_fullStr INTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER
title_full_unstemmed INTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER
title_sort INTELLIGENT INPUT/OUTPUT CONTROLLER FOR CYGNUS COMPUTER
dc.creator.ID.none.fl_str_mv
dc.creator.Lattes.none.fl_str_mv
author LUIS FERNANDO VIEIRA GOMES
author_facet LUIS FERNANDO VIEIRA GOMES
author_role author
dc.contributor.advisor2ID.none.fl_str_mv
dc.contributor.advisor2Lattes.none.fl_str_mv
dc.contributor.advisor1.fl_str_mv MOISES HENRIQUE SZWARCMAN
dc.contributor.advisor1ID.fl_str_mv 44265379753
dc.contributor.advisor1Lattes.fl_str_mv lattes.cnpq.br/5857484350163472
dc.contributor.advisor2.fl_str_mv ALBRECHT KARL VON PLEHWE
dc.contributor.referee1.fl_str_mv MOISES HENRIQUE SZWARCMAN
dc.contributor.referee2.fl_str_mv ALBRECHT KARL VON PLEHWE
dc.contributor.referee3.fl_str_mv RAUL QUEIROZ FEITOSA
dc.contributor.referee4.fl_str_mv ORLANDO GOMES LOQUES FILHO
dc.contributor.author.fl_str_mv LUIS FERNANDO VIEIRA GOMES
contributor_str_mv MOISES HENRIQUE SZWARCMAN
ALBRECHT KARL VON PLEHWE
MOISES HENRIQUE SZWARCMAN
ALBRECHT KARL VON PLEHWE
RAUL QUEIROZ FEITOSA
ORLANDO GOMES LOQUES FILHO
description O sistema Cygnus é um computador multiprocessador de memória compartilhada e estrutura modular desenvolvido pelos departamentos de Energia Elétrica e Informática da PUC/RJ. Este trabalho tem como objetivo a introdução de um novo controlador de acesso a discos e impressora. Este controlador é baseado no microprocessador 68010 e utiliza técnicas de implementação de memórias cachê de disco em um ambiente de multiprogramação onde processos, através de troca de mensagens, cooperam para aceitar várias solicitações simultâneas provenientes dos diversos processadores que compõem o sistema.
publishDate 1992
dc.date.issued.fl_str_mv 1992-07-23
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=10076@1
https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=10076@2
url https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=10076@1
https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=10076@2
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv PONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO DE JANEIRO
dc.publisher.program.fl_str_mv PPG EM ENGENHARIA ELÉTRICA
dc.publisher.initials.fl_str_mv PUC-Rio
dc.publisher.country.fl_str_mv BR
publisher.none.fl_str_mv PONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO DE JANEIRO
dc.source.none.fl_str_mv reponame:Repositório Institucional da PUC-RIO (Projeto Maxwell)
instname:Pontifícia Universidade Católica do Rio de Janeiro (PUC-RIO)
instacron:PUC_RIO
instname_str Pontifícia Universidade Católica do Rio de Janeiro (PUC-RIO)
instacron_str PUC_RIO
institution PUC_RIO
reponame_str Repositório Institucional da PUC-RIO (Projeto Maxwell)
collection Repositório Institucional da PUC-RIO (Projeto Maxwell)
repository.name.fl_str_mv
repository.mail.fl_str_mv
_version_ 1776626299343732736