Exportação concluída — 

[pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS

Detalhes bibliográficos
Ano de defesa: 2008
Autor(a) principal: VANESSA PRZYBYLSKI RIBEIRO MAGRI
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Tese
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: MAXWELL
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=11318&idi=1
https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=11318&idi=2
http://doi.org/10.17771/PUCRio.acad.11318
Resumo: [pt] Este trabalho tem como objetivo avaliar a viabilidade técnica para fabricação de placas de circuito impresso de múltiplas camadas com espessuras reduzidas mantendo a integridade dos sinais que se propagam em conexões inter- chip, nas taxas de transmissão de 1Gb/s e 10Gb/s para aplicações em redes de comunicações nos padrões 1GB Ethernet e 10GB Ethernet. A avaliação inclui o projeto de uma placa de 6 camadas de planos condutores, com espessura total de 1,29mm. A placa desenvolvida contém linhas de transmissão, vias e curvas, microcapacitores , microresistores e conectores I/O adequados para a faixa de freqüência em questão.
id PUC_RIO-1_9c198ab0fcbd3cebc0b0c67a4f2c5c7c
oai_identifier_str oai:MAXWELL.puc-rio.br:11318
network_acronym_str PUC_RIO-1
network_name_str Repositório Institucional da PUC-RIO (Projeto Maxwell)
repository_id_str
spelling [pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS [en] SIGNALS INTEGRITY IN HIGH SPEED PRINTED CIRCUIT BOARDS [pt] GIGABIT ETHERNET[pt] PLACAS DE CIRCUITO IMPRESSO ( PCI )[pt] INTEGRIDADE DE SINAIS[en] GIGABIT ETHERNET[en] HIGH SPEED PRINTED CIRCUIT BOARD (HS-PCB )[en] SIGNALS INTEGRITY[pt] Este trabalho tem como objetivo avaliar a viabilidade técnica para fabricação de placas de circuito impresso de múltiplas camadas com espessuras reduzidas mantendo a integridade dos sinais que se propagam em conexões inter- chip, nas taxas de transmissão de 1Gb/s e 10Gb/s para aplicações em redes de comunicações nos padrões 1GB Ethernet e 10GB Ethernet. A avaliação inclui o projeto de uma placa de 6 camadas de planos condutores, com espessura total de 1,29mm. A placa desenvolvida contém linhas de transmissão, vias e curvas, microcapacitores , microresistores e conectores I/O adequados para a faixa de freqüência em questão.[en] The main purpose of this work is to evaluate the technical reliability to fabricate a Printed circuit board (PCB) with reduced thickness multilayer keeping signal Integrity on inter-chip connections in 1Gb/s and 10Gb/s (1GB Ethernet and 10GB Ethernet network communications). This evaluation includes the development of a PCB project with 06 layers and 1,29mm thickness. The PCB contains several transmission lines, vias, bends, microcapacitors, microresistors, connectors (I/O) suitable to this frequency band.MAXWELLMARBEY MANHAES MOSSOVANESSA PRZYBYLSKI RIBEIRO MAGRI2008-02-14info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesishttps://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=11318&idi=1https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=11318&idi=2http://doi.org/10.17771/PUCRio.acad.11318porreponame:Repositório Institucional da PUC-RIO (Projeto Maxwell)instname:Pontifícia Universidade Católica do Rio de Janeiro (PUC-RIO)instacron:PUC_RIOinfo:eu-repo/semantics/openAccess2019-07-08T00:00:00Zoai:MAXWELL.puc-rio.br:11318Repositório InstitucionalPRIhttps://www.maxwell.vrac.puc-rio.br/ibict.phpopendoar:5342019-07-08T00:00Repositório Institucional da PUC-RIO (Projeto Maxwell) - Pontifícia Universidade Católica do Rio de Janeiro (PUC-RIO)false
dc.title.none.fl_str_mv [pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS
[en] SIGNALS INTEGRITY IN HIGH SPEED PRINTED CIRCUIT BOARDS
title [pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS
spellingShingle [pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS
VANESSA PRZYBYLSKI RIBEIRO MAGRI
[pt] GIGABIT ETHERNET
[pt] PLACAS DE CIRCUITO IMPRESSO ( PCI )
[pt] INTEGRIDADE DE SINAIS
[en] GIGABIT ETHERNET
[en] HIGH SPEED PRINTED CIRCUIT BOARD (HS-PCB )
[en] SIGNALS INTEGRITY
title_short [pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS
title_full [pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS
title_fullStr [pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS
title_full_unstemmed [pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS
title_sort [pt] INTEGRIDADE DE SINAIS EM PLACAS DE CIRCUITO IMPRESSO DE ALTAS TAXAS
author VANESSA PRZYBYLSKI RIBEIRO MAGRI
author_facet VANESSA PRZYBYLSKI RIBEIRO MAGRI
author_role author
dc.contributor.none.fl_str_mv MARBEY MANHAES MOSSO
dc.contributor.author.fl_str_mv VANESSA PRZYBYLSKI RIBEIRO MAGRI
dc.subject.por.fl_str_mv [pt] GIGABIT ETHERNET
[pt] PLACAS DE CIRCUITO IMPRESSO ( PCI )
[pt] INTEGRIDADE DE SINAIS
[en] GIGABIT ETHERNET
[en] HIGH SPEED PRINTED CIRCUIT BOARD (HS-PCB )
[en] SIGNALS INTEGRITY
topic [pt] GIGABIT ETHERNET
[pt] PLACAS DE CIRCUITO IMPRESSO ( PCI )
[pt] INTEGRIDADE DE SINAIS
[en] GIGABIT ETHERNET
[en] HIGH SPEED PRINTED CIRCUIT BOARD (HS-PCB )
[en] SIGNALS INTEGRITY
description [pt] Este trabalho tem como objetivo avaliar a viabilidade técnica para fabricação de placas de circuito impresso de múltiplas camadas com espessuras reduzidas mantendo a integridade dos sinais que se propagam em conexões inter- chip, nas taxas de transmissão de 1Gb/s e 10Gb/s para aplicações em redes de comunicações nos padrões 1GB Ethernet e 10GB Ethernet. A avaliação inclui o projeto de uma placa de 6 camadas de planos condutores, com espessura total de 1,29mm. A placa desenvolvida contém linhas de transmissão, vias e curvas, microcapacitores , microresistores e conectores I/O adequados para a faixa de freqüência em questão.
publishDate 2008
dc.date.none.fl_str_mv 2008-02-14
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/doctoralThesis
format doctoralThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=11318&idi=1
https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=11318&idi=2
http://doi.org/10.17771/PUCRio.acad.11318
url https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=11318&idi=1
https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=11318&idi=2
http://doi.org/10.17771/PUCRio.acad.11318
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv MAXWELL
publisher.none.fl_str_mv MAXWELL
dc.source.none.fl_str_mv reponame:Repositório Institucional da PUC-RIO (Projeto Maxwell)
instname:Pontifícia Universidade Católica do Rio de Janeiro (PUC-RIO)
instacron:PUC_RIO
instname_str Pontifícia Universidade Católica do Rio de Janeiro (PUC-RIO)
instacron_str PUC_RIO
institution PUC_RIO
reponame_str Repositório Institucional da PUC-RIO (Projeto Maxwell)
collection Repositório Institucional da PUC-RIO (Projeto Maxwell)
repository.name.fl_str_mv Repositório Institucional da PUC-RIO (Projeto Maxwell) - Pontifícia Universidade Católica do Rio de Janeiro (PUC-RIO)
repository.mail.fl_str_mv
_version_ 1856395898327662592