Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado.
| Ano de defesa: | 2015 |
|---|---|
| Autor(a) principal: | |
| Orientador(a): | |
| Banca de defesa: | |
| Tipo de documento: | Tese |
| Tipo de acesso: | Acesso aberto |
| Idioma: | por |
| Instituição de defesa: |
Universidade Federal de Campina Grande
Brasil Centro de Engenharia Elétrica e Informática - CEEI PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA UFCG |
| Programa de Pós-Graduação: |
Não Informado pela instituição
|
| Departamento: |
Não Informado pela instituição
|
| País: |
Não Informado pela instituição
|
| Palavras-chave em Português: | |
| Link de acesso: | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18207 |
Resumo: | Este trabalho tem como objetivo apresentar subsídios para o desenvolvimento de um ADC (Conversor Analógico-Digital) de Dobramento (folding) de 8 bits utilizando circuitos a Capacitor Chaveado (SC). O conversor utiliza uma amostragem irregular do tipo "amostragem por cruzamento de níveis", que é uma amostragem não uniforme no temo para realizar as conversões, o que os circuitos internos do conversor só sejam acionados quando for necessário. Foram realizadas simulações com o conversor utilizando circuitos a capacitor chaveado e com o conversor utilizando resistores para comparar o desempenho do conversor de dobramento SC com um já existente. Por simulação utilizando a tecnologia de fabricação padrão 0,35 um (TSMC035), obteve-se do ADC de dobramento SC de 8 bits, uma relação sinal-ruído mais distorção (SNDR) de 45,8 dB, com um consumo de 4,9 mW, enquanto que o conversor de dobramento de 8 bits utilizando resistores obteve-se uma relação sinal-ruído mais distorção (SNDR) de 41,0 dB, com um consumo de 11,9mW. Foi realizado o projeto do leiaute do chip do ADC de dobramento SC, utilizando-se para isso as ferramentas computacionais da Cadence com a a tecnologia de fabricação padrão 0,18 um (CMRF7SF). Por simulação, obteve-se do conversor A/D de dobramento SC de 8 bits, uma relação sinal-ruído mais distorção (SNDR) de 44,67 dB, com um consumo de 7,23mW. Para concluir esta pesquisa foi montado em laboratório o circuito ADC de dobramento SC de três bits utilizando componentes discretos, o qual obteve um SNDR de 18,06 dB e um ENOB de 2,71 bits, enquanto que por simulação foi obtido um SNDR de 19,05 dB e um ENOB de 2,87 bits. |
| id |
UCB-2_140e48aac0e54bf622ffbab7d1a28721 |
|---|---|
| oai_identifier_str |
oai:localhost:riufcg/18207 |
| network_acronym_str |
UCB-2 |
| network_name_str |
Repositório Institucional da UCB |
| repository_id_str |
|
| spelling |
Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado.Analog-to-digital folding converter using switched capacitor circuits.Conversores analógicos digitaisCircuitos a capacitor chaveadoConversão analógica-digitalTécnica de capacitores chaveadosCapacitor chaveadoAnalog to digital convertersSwitched capacitor circuitsAnalog-to-digital conversionSwitching capacitor techniqueSwitched capacitorEngenharia Elétrica.Este trabalho tem como objetivo apresentar subsídios para o desenvolvimento de um ADC (Conversor Analógico-Digital) de Dobramento (folding) de 8 bits utilizando circuitos a Capacitor Chaveado (SC). O conversor utiliza uma amostragem irregular do tipo "amostragem por cruzamento de níveis", que é uma amostragem não uniforme no temo para realizar as conversões, o que os circuitos internos do conversor só sejam acionados quando for necessário. Foram realizadas simulações com o conversor utilizando circuitos a capacitor chaveado e com o conversor utilizando resistores para comparar o desempenho do conversor de dobramento SC com um já existente. Por simulação utilizando a tecnologia de fabricação padrão 0,35 um (TSMC035), obteve-se do ADC de dobramento SC de 8 bits, uma relação sinal-ruído mais distorção (SNDR) de 45,8 dB, com um consumo de 4,9 mW, enquanto que o conversor de dobramento de 8 bits utilizando resistores obteve-se uma relação sinal-ruído mais distorção (SNDR) de 41,0 dB, com um consumo de 11,9mW. Foi realizado o projeto do leiaute do chip do ADC de dobramento SC, utilizando-se para isso as ferramentas computacionais da Cadence com a a tecnologia de fabricação padrão 0,18 um (CMRF7SF). Por simulação, obteve-se do conversor A/D de dobramento SC de 8 bits, uma relação sinal-ruído mais distorção (SNDR) de 44,67 dB, com um consumo de 7,23mW. Para concluir esta pesquisa foi montado em laboratório o circuito ADC de dobramento SC de três bits utilizando componentes discretos, o qual obteve um SNDR de 18,06 dB e um ENOB de 2,71 bits, enquanto que por simulação foi obtido um SNDR de 19,05 dB e um ENOB de 2,87 bits.This wor aims to contribute for the development of an 8 bits Folding Analog to Digital Converter using Switched Capacitor (SC) circuits. The converter uses a sampling irregular type "sampling crossing levels", which is a non-uniform sampling in time to perform the conversion, which causes the internal circuity of the converter are driven only when necessary. Simulations were conducted with the converter using switched capacitor circuits and the converter using resistors to compare the performance the folding SC converter with an existing one. By simulation, using manufacturing standard technology 0,35 um (TSMC035), we obtained the 8 bits folding SC converter, a signal-to-noise plus distortion (SNDR) of 45,8 dB, with a consumption of 4,9 mW, while the 8 bits folding converter using resistors obtained a signal-to-noise plus distortion (SNDR) of 41,0 dB, with a comsumption of 11,9 mW. Was conducted the design of the SC folding ADC chip layout, using for this computacional tools from Cadence with standard manufacturing technology 0,18 um (CMRF7SF). By simulation, converter was obtained A/D Folding 8-bit SC signal to noise ratio more distortion (SNDR) of 7,23 mW. To conclude this research was mounted in the laboratory the SC folding ADC circuikt with três bits using discrete components, which obtained an SNDR of 18,06 dB and a 2.71-bits ENOB, while in simulation was reached SNDR of 19.05 dB and an ENOB 2.87 bits.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICAUFCGFREIRE, Raimundo Carlos Silvério.FREIRE,R. C. S.http://lattes.cnpq.br/4016576596215504SOUSA, Fernando Rangel de.SOUSA, F. R.http://lattes.cnpq.br/9092018794878372COSTA, Wendell Eduardo Moura.2015-032021-04-20T17:07:47Z2021-04-192021-04-20T17:07:47Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18207COSTA, Wendell Eduardo Moura. Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. 2015. 168f. Tese (Doutorado em Engenharia Elétrica) – Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande, Paraíba, Brasil, 2015. Disponível em:porinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UCBinstname:Universidade Católica de Brasília (UCB)instacron:UCB2021-04-20T17:07:47Zoai:localhost:riufcg/18207Repositório InstitucionalPRIhttps://repositorio.ucb.br/oai/requestsara.ribeiro@ucb.bropendoar:2021-04-20T17:07:47Repositório Institucional da UCB - Universidade Católica de Brasília (UCB)false |
| dc.title.none.fl_str_mv |
Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. Analog-to-digital folding converter using switched capacitor circuits. |
| title |
Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. |
| spellingShingle |
Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. COSTA, Wendell Eduardo Moura. Conversores analógicos digitais Circuitos a capacitor chaveado Conversão analógica-digital Técnica de capacitores chaveados Capacitor chaveado Analog to digital converters Switched capacitor circuits Analog-to-digital conversion Switching capacitor technique Switched capacitor Engenharia Elétrica. |
| title_short |
Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. |
| title_full |
Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. |
| title_fullStr |
Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. |
| title_full_unstemmed |
Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. |
| title_sort |
Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. |
| author |
COSTA, Wendell Eduardo Moura. |
| author_facet |
COSTA, Wendell Eduardo Moura. |
| author_role |
author |
| dc.contributor.none.fl_str_mv |
FREIRE, Raimundo Carlos Silvério. FREIRE,R. C. S. http://lattes.cnpq.br/4016576596215504 SOUSA, Fernando Rangel de. SOUSA, F. R. http://lattes.cnpq.br/9092018794878372 |
| dc.contributor.author.fl_str_mv |
COSTA, Wendell Eduardo Moura. |
| dc.subject.por.fl_str_mv |
Conversores analógicos digitais Circuitos a capacitor chaveado Conversão analógica-digital Técnica de capacitores chaveados Capacitor chaveado Analog to digital converters Switched capacitor circuits Analog-to-digital conversion Switching capacitor technique Switched capacitor Engenharia Elétrica. |
| topic |
Conversores analógicos digitais Circuitos a capacitor chaveado Conversão analógica-digital Técnica de capacitores chaveados Capacitor chaveado Analog to digital converters Switched capacitor circuits Analog-to-digital conversion Switching capacitor technique Switched capacitor Engenharia Elétrica. |
| description |
Este trabalho tem como objetivo apresentar subsídios para o desenvolvimento de um ADC (Conversor Analógico-Digital) de Dobramento (folding) de 8 bits utilizando circuitos a Capacitor Chaveado (SC). O conversor utiliza uma amostragem irregular do tipo "amostragem por cruzamento de níveis", que é uma amostragem não uniforme no temo para realizar as conversões, o que os circuitos internos do conversor só sejam acionados quando for necessário. Foram realizadas simulações com o conversor utilizando circuitos a capacitor chaveado e com o conversor utilizando resistores para comparar o desempenho do conversor de dobramento SC com um já existente. Por simulação utilizando a tecnologia de fabricação padrão 0,35 um (TSMC035), obteve-se do ADC de dobramento SC de 8 bits, uma relação sinal-ruído mais distorção (SNDR) de 45,8 dB, com um consumo de 4,9 mW, enquanto que o conversor de dobramento de 8 bits utilizando resistores obteve-se uma relação sinal-ruído mais distorção (SNDR) de 41,0 dB, com um consumo de 11,9mW. Foi realizado o projeto do leiaute do chip do ADC de dobramento SC, utilizando-se para isso as ferramentas computacionais da Cadence com a a tecnologia de fabricação padrão 0,18 um (CMRF7SF). Por simulação, obteve-se do conversor A/D de dobramento SC de 8 bits, uma relação sinal-ruído mais distorção (SNDR) de 44,67 dB, com um consumo de 7,23mW. Para concluir esta pesquisa foi montado em laboratório o circuito ADC de dobramento SC de três bits utilizando componentes discretos, o qual obteve um SNDR de 18,06 dB e um ENOB de 2,71 bits, enquanto que por simulação foi obtido um SNDR de 19,05 dB e um ENOB de 2,87 bits. |
| publishDate |
2015 |
| dc.date.none.fl_str_mv |
2015-03 2021-04-20T17:07:47Z 2021-04-19 2021-04-20T17:07:47Z |
| dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
| dc.type.driver.fl_str_mv |
info:eu-repo/semantics/doctoralThesis |
| format |
doctoralThesis |
| status_str |
publishedVersion |
| dc.identifier.uri.fl_str_mv |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18207 COSTA, Wendell Eduardo Moura. Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. 2015. 168f. Tese (Doutorado em Engenharia Elétrica) – Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande, Paraíba, Brasil, 2015. Disponível em: |
| url |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/18207 |
| identifier_str_mv |
COSTA, Wendell Eduardo Moura. Conversor analógico-digital de dobramento utilizando circuitos a capacitor chaveado. 2015. 168f. Tese (Doutorado em Engenharia Elétrica) – Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande, Paraíba, Brasil, 2015. Disponível em: |
| dc.language.iso.fl_str_mv |
por |
| language |
por |
| dc.rights.driver.fl_str_mv |
info:eu-repo/semantics/openAccess |
| eu_rights_str_mv |
openAccess |
| dc.publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA UFCG |
| publisher.none.fl_str_mv |
Universidade Federal de Campina Grande Brasil Centro de Engenharia Elétrica e Informática - CEEI PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA UFCG |
| dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UCB instname:Universidade Católica de Brasília (UCB) instacron:UCB |
| instname_str |
Universidade Católica de Brasília (UCB) |
| instacron_str |
UCB |
| institution |
UCB |
| reponame_str |
Repositório Institucional da UCB |
| collection |
Repositório Institucional da UCB |
| repository.name.fl_str_mv |
Repositório Institucional da UCB - Universidade Católica de Brasília (UCB) |
| repository.mail.fl_str_mv |
sara.ribeiro@ucb.br |
| _version_ |
1834013196399149056 |