Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.

Detalhes bibliográficos
Ano de defesa: 2002
Autor(a) principal: PRINTES, André Luiz.
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: https://dspace.sti.ufcg.edu.br/handle/riufcg/10320
Resumo: Este trabalho descreve a implementação de parte de um sistema voltado a extração de objeto em imagens com fundo estático e não homogêneo em tempo real, capaz de suportar pequenas variações globais e locais de luminosidade. O sistema descrito, propõe uma implementação em hardware reconfigurável de um algoritmo para extração de objetos, que foi adaptado objetivando permitir uma implementação em hardware, com baixo custo e operação em tempo real, visando as aplicações do mercado de entretenimento. São apresentados resultados de simulações que validam a funcionalidade do algoritmo para as aplicações em questão. Neste trabalho também e apresentada a plataforma GP1P-01 (General Purpose Image Processor), concebida e implementada com o objetivo de atender aos requisitos mínimos de um sistema embarcado de prototipagem para aplicações em processamento de imagens em tempo real, necessário para o desenvolvimento do sistema proposto.
id UFCG_5fbc1f96d28d361c9b848126ce8dae11
oai_identifier_str oai:dspace.sti.ufcg.edu.br:riufcg/10320
network_acronym_str UFCG
network_name_str Biblioteca Digital de Teses e Dissertações da UFCG
repository_id_str
spelling Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.Integrated circuit for non-homogeneous background extraction of dynamic images in real time.Circuitos integradosASICProcessamento de Imagem - SegmentaçãoExtração de Objetos - AlgoritmoHardware Reconfigurável - SistemaPlataforma GP1P-01 (General Purpose Image Processor)Integrated CircuitsImage Processing - SegmentationObject Extraction - AlgorithmReconfigurable Hardware - SystemPlatform GP1P-01 (General Purpose Image Processor)Engenharia ElétricaEste trabalho descreve a implementação de parte de um sistema voltado a extração de objeto em imagens com fundo estático e não homogêneo em tempo real, capaz de suportar pequenas variações globais e locais de luminosidade. O sistema descrito, propõe uma implementação em hardware reconfigurável de um algoritmo para extração de objetos, que foi adaptado objetivando permitir uma implementação em hardware, com baixo custo e operação em tempo real, visando as aplicações do mercado de entretenimento. São apresentados resultados de simulações que validam a funcionalidade do algoritmo para as aplicações em questão. Neste trabalho também e apresentada a plataforma GP1P-01 (General Purpose Image Processor), concebida e implementada com o objetivo de atender aos requisitos mínimos de um sistema embarcado de prototipagem para aplicações em processamento de imagens em tempo real, necessário para o desenvolvimento do sistema proposto.This thesis describes the implementation of part of a system, aimed at making the extraction of objects from images with static and non-homogeneous backgrounds in real time, capable of tolerating slight global and local brightness variations. This system proposes a re-configurable hardware implementation of a background subtraction algorithm, which was adapted in order to allow a low cost hardware implementation, and real time operation, to render it suitable for applications in the entertainment industry. Simulation results are presented, which validate the algorithm functionality for such applications. A GPEP-01 (General Purpose Image Processor) platform is also presented. This platform has been designed and implemented to achieve the minimum requirements of a prototyping embedded system for real time image processing applications, needed for development of the proposed system.Universidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICAUFCGMELCHER, Elmar Uwe Kurt.FREIRE, Raimundo Carlos Silvério.MELCHER, E. U. K.FREIRE, R. C. S.http://lattes.cnpq.br/2995510206880397http://lattes.cnpq.br/4016576596215504CARVALHO, João Marques de.OLIVEIRA, Amauri.PRINTES, André Luiz.2002-12-022019-12-18T17:56:17Z2019-12-182019-12-18T17:56:17Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesishttps://dspace.sti.ufcg.edu.br/handle/riufcg/10320PRINTES, André Luiz. Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real. 2002. 102f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2002.porinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFCGinstname:Universidade Federal de Campina Grande (UFCG)instacron:UFCG2025-07-24T08:23:44Zoai:dspace.sti.ufcg.edu.br:riufcg/10320Biblioteca Digital de Teses e Dissertaçõeshttp://bdtd.ufcg.edu.br/PUBhttp://dspace.sti.ufcg.edu.br:8080/oai/requestbdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.bropendoar:48512025-07-24T08:23:44Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)false
dc.title.none.fl_str_mv Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.
Integrated circuit for non-homogeneous background extraction of dynamic images in real time.
title Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.
spellingShingle Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.
PRINTES, André Luiz.
Circuitos integrados
ASIC
Processamento de Imagem - Segmentação
Extração de Objetos - Algoritmo
Hardware Reconfigurável - Sistema
Plataforma GP1P-01 (General Purpose Image Processor)
Integrated Circuits
Image Processing - Segmentation
Object Extraction - Algorithm
Reconfigurable Hardware - System
Platform GP1P-01 (General Purpose Image Processor)
Engenharia Elétrica
title_short Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.
title_full Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.
title_fullStr Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.
title_full_unstemmed Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.
title_sort Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.
author PRINTES, André Luiz.
author_facet PRINTES, André Luiz.
author_role author
dc.contributor.none.fl_str_mv MELCHER, Elmar Uwe Kurt.
FREIRE, Raimundo Carlos Silvério.
MELCHER, E. U. K.
FREIRE, R. C. S.
http://lattes.cnpq.br/2995510206880397
http://lattes.cnpq.br/4016576596215504
CARVALHO, João Marques de.
OLIVEIRA, Amauri.
dc.contributor.author.fl_str_mv PRINTES, André Luiz.
dc.subject.por.fl_str_mv Circuitos integrados
ASIC
Processamento de Imagem - Segmentação
Extração de Objetos - Algoritmo
Hardware Reconfigurável - Sistema
Plataforma GP1P-01 (General Purpose Image Processor)
Integrated Circuits
Image Processing - Segmentation
Object Extraction - Algorithm
Reconfigurable Hardware - System
Platform GP1P-01 (General Purpose Image Processor)
Engenharia Elétrica
topic Circuitos integrados
ASIC
Processamento de Imagem - Segmentação
Extração de Objetos - Algoritmo
Hardware Reconfigurável - Sistema
Plataforma GP1P-01 (General Purpose Image Processor)
Integrated Circuits
Image Processing - Segmentation
Object Extraction - Algorithm
Reconfigurable Hardware - System
Platform GP1P-01 (General Purpose Image Processor)
Engenharia Elétrica
description Este trabalho descreve a implementação de parte de um sistema voltado a extração de objeto em imagens com fundo estático e não homogêneo em tempo real, capaz de suportar pequenas variações globais e locais de luminosidade. O sistema descrito, propõe uma implementação em hardware reconfigurável de um algoritmo para extração de objetos, que foi adaptado objetivando permitir uma implementação em hardware, com baixo custo e operação em tempo real, visando as aplicações do mercado de entretenimento. São apresentados resultados de simulações que validam a funcionalidade do algoritmo para as aplicações em questão. Neste trabalho também e apresentada a plataforma GP1P-01 (General Purpose Image Processor), concebida e implementada com o objetivo de atender aos requisitos mínimos de um sistema embarcado de prototipagem para aplicações em processamento de imagens em tempo real, necessário para o desenvolvimento do sistema proposto.
publishDate 2002
dc.date.none.fl_str_mv 2002-12-02
2019-12-18T17:56:17Z
2019-12-18
2019-12-18T17:56:17Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://dspace.sti.ufcg.edu.br/handle/riufcg/10320
PRINTES, André Luiz. Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real. 2002. 102f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2002.
url https://dspace.sti.ufcg.edu.br/handle/riufcg/10320
identifier_str_mv PRINTES, André Luiz. Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real. 2002. 102f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2002.
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFCG
instname:Universidade Federal de Campina Grande (UFCG)
instacron:UFCG
instname_str Universidade Federal de Campina Grande (UFCG)
instacron_str UFCG
institution UFCG
reponame_str Biblioteca Digital de Teses e Dissertações da UFCG
collection Biblioteca Digital de Teses e Dissertações da UFCG
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFCG - Universidade Federal de Campina Grande (UFCG)
repository.mail.fl_str_mv bdtd@setor.ufcg.edu.br || bdtd@setor.ufcg.edu.br
_version_ 1851784624224600064