Exportação concluída — 

ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA

Detalhes bibliográficos
Ano de defesa: 2005
Autor(a) principal: Souto Maior de Lima, Marilia
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Universidade Federal de Pernambuco
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Soc
Link de acesso: https://repositorio.ufpe.br/handle/123456789/2761
Resumo: A demanda cada vez maior por produtos eletronicos e a crescente capacidade de integração dos chips direcionaram a metodologia de projeto de sistemas embarcados para sua completa integração em um único chip ( System-on-Chip, ou SoC). Essa metodologia baseia-se cada vez mais em componentes previamente projetados e verificados (IP-core ) como uma alternativa de disponibilizar os sistemas dentro dos prazos esperados, sem perder o time-to-market do mercado consumidor de eletrônicos. Neste trabalho, é proposto um processo de desenvolvimento de IP-cores baseado em técnicas de engenharia de software chamado ipPROCESS, como um mecanismo de facilitar e promover o desenvolvimento de IP-cores de alta qualidade. Tendo o foco na criação de componentes de qualidade, o ipPROCESS foi definido com base em técnicas de verificação funcional, de modelagem visual da arquitetura, de interface de comunicação e de documentação seguindo os padrões da indústria. O processo foi descrito utilizando o meta-modelo UML denominado SPEM com o objetivo de facilitar e acelerar o seu entendimento, assim como permitir alterações futuras e facilitar o gerenciamento de projetos baseados no processo proposto
id UFPE_121803488a32da736479559dcfcfa779
oai_identifier_str oai:repositorio.ufpe.br:123456789/2761
network_acronym_str UFPE
network_name_str Repositório Institucional da UFPE
repository_id_str
spelling ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA Verificação FuncionalProcessosSocIP-coreUML-RTPrototipaçãoem FPGAInterface OCP-IPA demanda cada vez maior por produtos eletronicos e a crescente capacidade de integração dos chips direcionaram a metodologia de projeto de sistemas embarcados para sua completa integração em um único chip ( System-on-Chip, ou SoC). Essa metodologia baseia-se cada vez mais em componentes previamente projetados e verificados (IP-core ) como uma alternativa de disponibilizar os sistemas dentro dos prazos esperados, sem perder o time-to-market do mercado consumidor de eletrônicos. Neste trabalho, é proposto um processo de desenvolvimento de IP-cores baseado em técnicas de engenharia de software chamado ipPROCESS, como um mecanismo de facilitar e promover o desenvolvimento de IP-cores de alta qualidade. Tendo o foco na criação de componentes de qualidade, o ipPROCESS foi definido com base em técnicas de verificação funcional, de modelagem visual da arquitetura, de interface de comunicação e de documentação seguindo os padrões da indústria. O processo foi descrito utilizando o meta-modelo UML denominado SPEM com o objetivo de facilitar e acelerar o seu entendimento, assim como permitir alterações futuras e facilitar o gerenciamento de projetos baseados no processo propostoUniversidade Federal de PernambucoNatividade da Silva Barros, Edna Souto Maior de Lima, Marilia2014-06-12T16:01:00Z2014-06-12T16:01:00Z2005info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfSouto Maior de Lima, Marilia; Natividade da Silva Barros, Edna. ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA . 2005. Dissertação (Mestrado). Programa de Pós-Graduação em Ciência da Computação, Universidade Federal de Pernambuco, Recife, 2005.https://repositorio.ufpe.br/handle/123456789/2761porAttribution-NonCommercial-NoDerivs 3.0 Brazilhttp://creativecommons.org/licenses/by-nc-nd/3.0/br/info:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFPEinstname:Universidade Federal de Pernambuco (UFPE)instacron:UFPE2019-10-25T05:51:36Zoai:repositorio.ufpe.br:123456789/2761Repositório InstitucionalPUBhttps://repositorio.ufpe.br/oai/requestattena@ufpe.bropendoar:22212019-10-25T05:51:36Repositório Institucional da UFPE - Universidade Federal de Pernambuco (UFPE)false
dc.title.none.fl_str_mv ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA
title ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA
spellingShingle ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA
Souto Maior de Lima, Marilia
Verificação Funcional
Processos
Soc
IP-core
UML-RT
Prototipação
em FPGA
Interface OCP-IP
title_short ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA
title_full ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA
title_fullStr ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA
title_full_unstemmed ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA
title_sort ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA
author Souto Maior de Lima, Marilia
author_facet Souto Maior de Lima, Marilia
author_role author
dc.contributor.none.fl_str_mv Natividade da Silva Barros, Edna
dc.contributor.author.fl_str_mv Souto Maior de Lima, Marilia
dc.subject.por.fl_str_mv Verificação Funcional
Processos
Soc
IP-core
UML-RT
Prototipação
em FPGA
Interface OCP-IP
topic Verificação Funcional
Processos
Soc
IP-core
UML-RT
Prototipação
em FPGA
Interface OCP-IP
description A demanda cada vez maior por produtos eletronicos e a crescente capacidade de integração dos chips direcionaram a metodologia de projeto de sistemas embarcados para sua completa integração em um único chip ( System-on-Chip, ou SoC). Essa metodologia baseia-se cada vez mais em componentes previamente projetados e verificados (IP-core ) como uma alternativa de disponibilizar os sistemas dentro dos prazos esperados, sem perder o time-to-market do mercado consumidor de eletrônicos. Neste trabalho, é proposto um processo de desenvolvimento de IP-cores baseado em técnicas de engenharia de software chamado ipPROCESS, como um mecanismo de facilitar e promover o desenvolvimento de IP-cores de alta qualidade. Tendo o foco na criação de componentes de qualidade, o ipPROCESS foi definido com base em técnicas de verificação funcional, de modelagem visual da arquitetura, de interface de comunicação e de documentação seguindo os padrões da indústria. O processo foi descrito utilizando o meta-modelo UML denominado SPEM com o objetivo de facilitar e acelerar o seu entendimento, assim como permitir alterações futuras e facilitar o gerenciamento de projetos baseados no processo proposto
publishDate 2005
dc.date.none.fl_str_mv 2005
2014-06-12T16:01:00Z
2014-06-12T16:01:00Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv Souto Maior de Lima, Marilia; Natividade da Silva Barros, Edna. ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA . 2005. Dissertação (Mestrado). Programa de Pós-Graduação em Ciência da Computação, Universidade Federal de Pernambuco, Recife, 2005.
https://repositorio.ufpe.br/handle/123456789/2761
identifier_str_mv Souto Maior de Lima, Marilia; Natividade da Silva Barros, Edna. ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA . 2005. Dissertação (Mestrado). Programa de Pós-Graduação em Ciência da Computação, Universidade Federal de Pernambuco, Recife, 2005.
url https://repositorio.ufpe.br/handle/123456789/2761
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv Attribution-NonCommercial-NoDerivs 3.0 Brazil
http://creativecommons.org/licenses/by-nc-nd/3.0/br/
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Attribution-NonCommercial-NoDerivs 3.0 Brazil
http://creativecommons.org/licenses/by-nc-nd/3.0/br/
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Universidade Federal de Pernambuco
publisher.none.fl_str_mv Universidade Federal de Pernambuco
dc.source.none.fl_str_mv reponame:Repositório Institucional da UFPE
instname:Universidade Federal de Pernambuco (UFPE)
instacron:UFPE
instname_str Universidade Federal de Pernambuco (UFPE)
instacron_str UFPE
institution UFPE
reponame_str Repositório Institucional da UFPE
collection Repositório Institucional da UFPE
repository.name.fl_str_mv Repositório Institucional da UFPE - Universidade Federal de Pernambuco (UFPE)
repository.mail.fl_str_mv attena@ufpe.br
_version_ 1856041925930385408