Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógico

Detalhes bibliográficos
Ano de defesa: 2005
Autor(a) principal: Ghissoni, Sidinei
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
dARK ID: ark:/26339/001300000jfst
Idioma: por
Instituição de defesa: Universidade Federal de Santa Maria
BR
Engenharia Elétrica
UFSM
Programa de Pós-Graduação em Engenharia Elétrica
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: http://repositorio.ufsm.br/handle/1/8439
Resumo: This dissertation presents a methodology of capacitance estimation and power consumption in CMOS circuits combinational constituted basically of complex logic gates at logic level. The main objective in the development of this method is to provide a fast estimate of the power consumption of circuits at the logical design gates. Of this form, the considered method allows to the application of techniques to the reduction of power consumption or the alteration of the design before being prototyped. The consumed dynamic power in complex logic gates depends on the following factors: switching activity of each circuit node, voltage of supplies, parasite capacitance and clock frequency. With the exception of the parasite capacitance, all other parameters are easily determined. The analysis proposed in this dissertation, treats estimative of the dynamic power consumption of complex logic gates, through the estimate of the parasite capacitance CMOS devices. The model considered here concentrates all internal capacitances on the external gate nodes depending on the combinations of the input signals. The resulting capacitance in an only external node of an input of the gate is resulted of the transitions of inputs of the too much nodes on the node that if wants to determine. The results obtained in this work, regarding the estimate of power consumption of the complex logic gates, had been considered satisfactory, once they had presented a maximum error of 10% when compared with to the electric simulation result preformed with ELDO. Moreover, the method supplies significant reduction in the simulation time of the circuits, being able esteem the power consumption of a circuit up to 200 times faster than gotten to the simulated electric level with ELDO tool.
id UFSM_8d0864d30b9abaf56c01940754d00d75
oai_identifier_str oai:repositorio.ufsm.br:1/8439
network_acronym_str UFSM
network_name_str Manancial - Repositório Digital da UFSM
repository_id_str
spelling Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógicoNew methodology to the estimative of capacitance and power consumption of complex logic gates cmos at logic levelEstimativa de consumo de potênciaTempo de simulaçãoSimulação em nível lógicoEstimativa de capacitânciasEstimate of power consumptionTime of simulationSimulation logic levelEstimate of capacitanceCNPQ::ENGENHARIAS::ENGENHARIA ELETRICAThis dissertation presents a methodology of capacitance estimation and power consumption in CMOS circuits combinational constituted basically of complex logic gates at logic level. The main objective in the development of this method is to provide a fast estimate of the power consumption of circuits at the logical design gates. Of this form, the considered method allows to the application of techniques to the reduction of power consumption or the alteration of the design before being prototyped. The consumed dynamic power in complex logic gates depends on the following factors: switching activity of each circuit node, voltage of supplies, parasite capacitance and clock frequency. With the exception of the parasite capacitance, all other parameters are easily determined. The analysis proposed in this dissertation, treats estimative of the dynamic power consumption of complex logic gates, through the estimate of the parasite capacitance CMOS devices. The model considered here concentrates all internal capacitances on the external gate nodes depending on the combinations of the input signals. The resulting capacitance in an only external node of an input of the gate is resulted of the transitions of inputs of the too much nodes on the node that if wants to determine. The results obtained in this work, regarding the estimate of power consumption of the complex logic gates, had been considered satisfactory, once they had presented a maximum error of 10% when compared with to the electric simulation result preformed with ELDO. Moreover, the method supplies significant reduction in the simulation time of the circuits, being able esteem the power consumption of a circuit up to 200 times faster than gotten to the simulated electric level with ELDO tool.Conselho Nacional de Desenvolvimento Científico e TecnológicoEste trabalho apresenta uma metodologia de estimativa de capacitâncias e de consumo de potência de circuitos CMOS constituídos basicamente por portas lógicas complexas no nível lógico. O principal objetivo no desenvolvimento deste método é fazer uma rápida previsão do consumo de potência de circuitos ainda na fase de projeto lógico composto de portas complexas. Desta forma, o método proposto permite a aplicação de técnicas de redução de consumo de potência ou a alteração de todo o projeto antes de ser prototipado. A potência dinâmica consumida em portas lógicas complexas depende dos seguintes fatores: atividade de comutação de cada nó do circuito, tensão de alimentação, freqüência de operação e da capacitância parasita. Com a exceção da capacitância parasita, todos os demais parâmetros são facilmente determinados. A análise proposta nesta dissertação, trata da aproximação (cálculo aproximado) do consumo de potência dinâmica de portas lógicas complexas, através da estimativa da capacitância parasita dos dispositivos CMOS. O modelo aqui proposto concentra as capacitâncias nos nós externos das portas, que variam em função das combinações dos sinais de entrada. A capacitância resultante, representada em um único nó externo da entrada da porta analisada, é resultado das transições dos sinais das demais entradas que agem sobre o nó que se quer determinar. Os resultados obtidos neste trabalho a respeito da estimativa de consumo potência das portas lógicas complexas foram considerados satisfatórios, pois apresentaram um erro máximo de 10% quando comparados às simulações elétricas pelo uso da ferramenta ELDO. Além disso, o método fornece significante redução no tempo de simulação dos circuitos, podendo estimar o consumo de potência de um circuito até 200 vezes mais rápido que obtido ao nível elétrico simulado com a ferramenta ELDO.Universidade Federal de Santa MariaBREngenharia ElétricaUFSMPrograma de Pós-Graduação em Engenharia ElétricaMartins, João Baptista dos Santoshttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4784110Y6Rodrigues, Cesar Ramoshttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4700194J9Baratto, Giovanihttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4782323J2Ghissoni, Sidinei2017-06-052017-06-052005-10-31info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfapplication/pdfGHISSONI, Sidinei. New methodology to the estimative of capacitance and power consumption of complex logic gates cmos at logic level. 2005. 101 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Santa Maria, 2005.http://repositorio.ufsm.br/handle/1/8439ark:/26339/001300000jfstporinfo:eu-repo/semantics/openAccessreponame:Manancial - Repositório Digital da UFSMinstname:Universidade Federal de Santa Maria (UFSM)instacron:UFSM2017-07-25T14:46:55Zoai:repositorio.ufsm.br:1/8439Biblioteca Digital de Teses e Dissertaçõeshttps://repositorio.ufsm.br/PUBhttps://repositorio.ufsm.br/oai/requestatendimento.sib@ufsm.br||tedebc@gmail.com||manancial@ufsm.bropendoar:2017-07-25T14:46:55Manancial - Repositório Digital da UFSM - Universidade Federal de Santa Maria (UFSM)false
dc.title.none.fl_str_mv Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógico
New methodology to the estimative of capacitance and power consumption of complex logic gates cmos at logic level
title Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógico
spellingShingle Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógico
Ghissoni, Sidinei
Estimativa de consumo de potência
Tempo de simulação
Simulação em nível lógico
Estimativa de capacitâncias
Estimate of power consumption
Time of simulation
Simulation logic level
Estimate of capacitance
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
title_short Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógico
title_full Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógico
title_fullStr Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógico
title_full_unstemmed Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógico
title_sort Nova metodologia para a estimativa de capacitância e consumo de potência de portas lógicas complexas CMOS no nível lógico
author Ghissoni, Sidinei
author_facet Ghissoni, Sidinei
author_role author
dc.contributor.none.fl_str_mv Martins, João Baptista dos Santos
http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4784110Y6
Rodrigues, Cesar Ramos
http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4700194J9
Baratto, Giovani
http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4782323J2
dc.contributor.author.fl_str_mv Ghissoni, Sidinei
dc.subject.por.fl_str_mv Estimativa de consumo de potência
Tempo de simulação
Simulação em nível lógico
Estimativa de capacitâncias
Estimate of power consumption
Time of simulation
Simulation logic level
Estimate of capacitance
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
topic Estimativa de consumo de potência
Tempo de simulação
Simulação em nível lógico
Estimativa de capacitâncias
Estimate of power consumption
Time of simulation
Simulation logic level
Estimate of capacitance
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
description This dissertation presents a methodology of capacitance estimation and power consumption in CMOS circuits combinational constituted basically of complex logic gates at logic level. The main objective in the development of this method is to provide a fast estimate of the power consumption of circuits at the logical design gates. Of this form, the considered method allows to the application of techniques to the reduction of power consumption or the alteration of the design before being prototyped. The consumed dynamic power in complex logic gates depends on the following factors: switching activity of each circuit node, voltage of supplies, parasite capacitance and clock frequency. With the exception of the parasite capacitance, all other parameters are easily determined. The analysis proposed in this dissertation, treats estimative of the dynamic power consumption of complex logic gates, through the estimate of the parasite capacitance CMOS devices. The model considered here concentrates all internal capacitances on the external gate nodes depending on the combinations of the input signals. The resulting capacitance in an only external node of an input of the gate is resulted of the transitions of inputs of the too much nodes on the node that if wants to determine. The results obtained in this work, regarding the estimate of power consumption of the complex logic gates, had been considered satisfactory, once they had presented a maximum error of 10% when compared with to the electric simulation result preformed with ELDO. Moreover, the method supplies significant reduction in the simulation time of the circuits, being able esteem the power consumption of a circuit up to 200 times faster than gotten to the simulated electric level with ELDO tool.
publishDate 2005
dc.date.none.fl_str_mv 2005-10-31
2017-06-05
2017-06-05
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv GHISSONI, Sidinei. New methodology to the estimative of capacitance and power consumption of complex logic gates cmos at logic level. 2005. 101 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Santa Maria, 2005.
http://repositorio.ufsm.br/handle/1/8439
dc.identifier.dark.fl_str_mv ark:/26339/001300000jfst
identifier_str_mv GHISSONI, Sidinei. New methodology to the estimative of capacitance and power consumption of complex logic gates cmos at logic level. 2005. 101 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Santa Maria, 2005.
ark:/26339/001300000jfst
url http://repositorio.ufsm.br/handle/1/8439
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
application/pdf
dc.publisher.none.fl_str_mv Universidade Federal de Santa Maria
BR
Engenharia Elétrica
UFSM
Programa de Pós-Graduação em Engenharia Elétrica
publisher.none.fl_str_mv Universidade Federal de Santa Maria
BR
Engenharia Elétrica
UFSM
Programa de Pós-Graduação em Engenharia Elétrica
dc.source.none.fl_str_mv reponame:Manancial - Repositório Digital da UFSM
instname:Universidade Federal de Santa Maria (UFSM)
instacron:UFSM
instname_str Universidade Federal de Santa Maria (UFSM)
instacron_str UFSM
institution UFSM
reponame_str Manancial - Repositório Digital da UFSM
collection Manancial - Repositório Digital da UFSM
repository.name.fl_str_mv Manancial - Repositório Digital da UFSM - Universidade Federal de Santa Maria (UFSM)
repository.mail.fl_str_mv atendimento.sib@ufsm.br||tedebc@gmail.com||manancial@ufsm.br
_version_ 1847153309610147840