Exportação concluída — 

Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de leds

Detalhes bibliográficos
Ano de defesa: 2015
Autor(a) principal: Camponogara, Douglas
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Tese
Tipo de acesso: Acesso aberto
dARK ID: ark:/26339/0013000015k7p
Idioma: por
Instituição de defesa: Universidade Federal de Santa Maria
BR
Engenharia Elétrica
UFSM
Programa de Pós-Graduação em Engenharia Elétrica
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: http://repositorio.ufsm.br/handle/1/3690
Resumo: This work presents the research and development of a connection method for static converters, called Optimized Cascade, which aims to reduce the redundant power processing in multiple stage topologies for LED driving. An initial analysis of possible solutions available on the literature is conducted, where different kinds of solutions are demonstrated, their characteristics and how they can be classified. Afterward, an analysis of the general characteristics of the optimized cascade is presented, as well as the method employed to reduce the bus capacitance value. This reduction aims to replace the electrolytic capacitor for alternative technologies, in order to increase the lifespan of the LED driver. One of the inovations of this work is the proposal of a project methodology, focusing the conversion efficiency and the capacitance reduction. Besides that, a mathematical model of the optimized cascade was derived, so as to establish the impact of the bus voltage ripple on the LED current. From this model, it has been possible to determine parameters for choosing the best operating mode for the second stage and the estimation of capacitance reduction-. Also, some controllers were analyzed to control the PC stage, on which the resonant controller has been proposed for demanding projects, regarding the capacitance value and LED current ripple. Finally, two prototypes were mounted and tested, where an efficiency of thereabout 90% was get with a power factor of 0; 99, along with total compliance with the power quality parameters and flicker. In both prototypes film capacitors were employed, contributing to enhance the lifespan of the converter, making it compatible with LED lifespan.
id UFSM_dbffa3f48ab1db3eab0454f94d0574e5
oai_identifier_str oai:repositorio.ufsm.br:1/3690
network_acronym_str UFSM
network_name_str Manancial - Repositório Digital da UFSM
repository_id_str
spelling Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de ledsDevelopment of topologies with reduced redudant power processing for led drivingLEDsRedução do processamento de energiaConversores CA/CCRedução da capacitânciaReduced redudant power processingAC/DC convertersCapacitance reductionCNPQ::ENGENHARIAS::ENGENHARIA ELETRICAThis work presents the research and development of a connection method for static converters, called Optimized Cascade, which aims to reduce the redundant power processing in multiple stage topologies for LED driving. An initial analysis of possible solutions available on the literature is conducted, where different kinds of solutions are demonstrated, their characteristics and how they can be classified. Afterward, an analysis of the general characteristics of the optimized cascade is presented, as well as the method employed to reduce the bus capacitance value. This reduction aims to replace the electrolytic capacitor for alternative technologies, in order to increase the lifespan of the LED driver. One of the inovations of this work is the proposal of a project methodology, focusing the conversion efficiency and the capacitance reduction. Besides that, a mathematical model of the optimized cascade was derived, so as to establish the impact of the bus voltage ripple on the LED current. From this model, it has been possible to determine parameters for choosing the best operating mode for the second stage and the estimation of capacitance reduction-. Also, some controllers were analyzed to control the PC stage, on which the resonant controller has been proposed for demanding projects, regarding the capacitance value and LED current ripple. Finally, two prototypes were mounted and tested, where an efficiency of thereabout 90% was get with a power factor of 0; 99, along with total compliance with the power quality parameters and flicker. In both prototypes film capacitors were employed, contributing to enhance the lifespan of the converter, making it compatible with LED lifespan.Coordenação de Aperfeiçoamento de Pessoal de Nível SuperiorEste trabalho apresenta o estudo e desenvolvimento de um método de conexão de conversores, chamado Cascata Otimizada, o qual visa reduzir o processamento redundante de energia em topologias de múltiplos estágios para acionamento de LEDs. Uma análise preliminar das soluções disponíveis atualmente na literatura acadêmica é realizada, na qual são demonstrados diferentes tipos de soluções, suas características e como podem ser classificadas. Em seguida, uma análise das características gerais da cascata otimizada é apresentada, bem como o método empregado para redução da capacitância de barramento. Tal redução visa a substituição de capacitores eletrolíticos por tecnologias alternativas, com o intuito do aumento da vida útil do driver. Uma das inovações deste trabalho é a proposição uma metodologia de projeto, com foco na eficiência e na redução da capacitância. Além disso, também foi elaborado um modelo matemático, de forma a determinar o impacto da ondulação da tensão no barramento sobre a corrente nos LEDs. A partir desse modelo, foi possível estabelecer parâmetros para a escolha do melhor modo de operação para o segundo estágio e estimação da redução do capacitor de barramento. Também foram analisados diversos controladores para o segundo estágio, sendo proposto o uso do controle ressonante para projetos mais exigentes com respeito ao valor do capacitor de barramento e da ondulação na corrente de saída. Por fim, dois protótipos foram montados e testados, obtendo uma eficiência de aproximadamente 90%, fator de potência de 0;99 e total observância aos parâmetros de qualidade de energia e flicker. Em ambos os protótipos foram empregados capacitores de filme, o que contribui para elevar a vida útil do conversor, compatibilizando-a com a vida útil da carga LED.Universidade Federal de Santa MariaBREngenharia ElétricaUFSMPrograma de Pós-Graduação em Engenharia ElétricaDalla Costa, Marco Antôniohttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4765177T4Álvarez, José Marcos Alonsohttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4354250P3Antunes, Fernando Luiz Marcelohttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4781015E1Schonardie, Mateus Felzkehttp://lattes.cnpq.br/1093489560994351Beltrame, Rafael Concattohttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4269875Y6Marchesan, Tiago Bandeirahttp://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4762393D9Camponogara, Douglas2017-05-252017-05-252015-08-26info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesisapplication/pdfapplication/pdfCAMPONOGARA, Douglas. Development of topologies with reduced redudant power processing for led driving. 2015. 218 f. Tese (Doutorado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Santa Maria, 2015.http://repositorio.ufsm.br/handle/1/3690ark:/26339/0013000015k7pporinfo:eu-repo/semantics/openAccessreponame:Manancial - Repositório Digital da UFSMinstname:Universidade Federal de Santa Maria (UFSM)instacron:UFSM2017-07-27T17:41:18Zoai:repositorio.ufsm.br:1/3690Biblioteca Digital de Teses e Dissertaçõeshttps://repositorio.ufsm.br/PUBhttps://repositorio.ufsm.br/oai/requestatendimento.sib@ufsm.br||tedebc@gmail.com||manancial@ufsm.bropendoar:2017-07-27T17:41:18Manancial - Repositório Digital da UFSM - Universidade Federal de Santa Maria (UFSM)false
dc.title.none.fl_str_mv Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de leds
Development of topologies with reduced redudant power processing for led driving
title Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de leds
spellingShingle Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de leds
Camponogara, Douglas
LEDs
Redução do processamento de energia
Conversores CA/CC
Redução da capacitância
Reduced redudant power processing
AC/DC converters
Capacitance reduction
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
title_short Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de leds
title_full Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de leds
title_fullStr Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de leds
title_full_unstemmed Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de leds
title_sort Desenvolvimento de topologias com redução do processamento redundante de energia para acionamento de leds
author Camponogara, Douglas
author_facet Camponogara, Douglas
author_role author
dc.contributor.none.fl_str_mv Dalla Costa, Marco Antônio
http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4765177T4
Álvarez, José Marcos Alonso
http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4354250P3
Antunes, Fernando Luiz Marcelo
http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4781015E1
Schonardie, Mateus Felzke
http://lattes.cnpq.br/1093489560994351
Beltrame, Rafael Concatto
http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4269875Y6
Marchesan, Tiago Bandeira
http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4762393D9
dc.contributor.author.fl_str_mv Camponogara, Douglas
dc.subject.por.fl_str_mv LEDs
Redução do processamento de energia
Conversores CA/CC
Redução da capacitância
Reduced redudant power processing
AC/DC converters
Capacitance reduction
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
topic LEDs
Redução do processamento de energia
Conversores CA/CC
Redução da capacitância
Reduced redudant power processing
AC/DC converters
Capacitance reduction
CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA
description This work presents the research and development of a connection method for static converters, called Optimized Cascade, which aims to reduce the redundant power processing in multiple stage topologies for LED driving. An initial analysis of possible solutions available on the literature is conducted, where different kinds of solutions are demonstrated, their characteristics and how they can be classified. Afterward, an analysis of the general characteristics of the optimized cascade is presented, as well as the method employed to reduce the bus capacitance value. This reduction aims to replace the electrolytic capacitor for alternative technologies, in order to increase the lifespan of the LED driver. One of the inovations of this work is the proposal of a project methodology, focusing the conversion efficiency and the capacitance reduction. Besides that, a mathematical model of the optimized cascade was derived, so as to establish the impact of the bus voltage ripple on the LED current. From this model, it has been possible to determine parameters for choosing the best operating mode for the second stage and the estimation of capacitance reduction-. Also, some controllers were analyzed to control the PC stage, on which the resonant controller has been proposed for demanding projects, regarding the capacitance value and LED current ripple. Finally, two prototypes were mounted and tested, where an efficiency of thereabout 90% was get with a power factor of 0; 99, along with total compliance with the power quality parameters and flicker. In both prototypes film capacitors were employed, contributing to enhance the lifespan of the converter, making it compatible with LED lifespan.
publishDate 2015
dc.date.none.fl_str_mv 2015-08-26
2017-05-25
2017-05-25
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/doctoralThesis
format doctoralThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv CAMPONOGARA, Douglas. Development of topologies with reduced redudant power processing for led driving. 2015. 218 f. Tese (Doutorado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Santa Maria, 2015.
http://repositorio.ufsm.br/handle/1/3690
dc.identifier.dark.fl_str_mv ark:/26339/0013000015k7p
identifier_str_mv CAMPONOGARA, Douglas. Development of topologies with reduced redudant power processing for led driving. 2015. 218 f. Tese (Doutorado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Santa Maria, 2015.
ark:/26339/0013000015k7p
url http://repositorio.ufsm.br/handle/1/3690
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
application/pdf
dc.publisher.none.fl_str_mv Universidade Federal de Santa Maria
BR
Engenharia Elétrica
UFSM
Programa de Pós-Graduação em Engenharia Elétrica
publisher.none.fl_str_mv Universidade Federal de Santa Maria
BR
Engenharia Elétrica
UFSM
Programa de Pós-Graduação em Engenharia Elétrica
dc.source.none.fl_str_mv reponame:Manancial - Repositório Digital da UFSM
instname:Universidade Federal de Santa Maria (UFSM)
instacron:UFSM
instname_str Universidade Federal de Santa Maria (UFSM)
instacron_str UFSM
institution UFSM
reponame_str Manancial - Repositório Digital da UFSM
collection Manancial - Repositório Digital da UFSM
repository.name.fl_str_mv Manancial - Repositório Digital da UFSM - Universidade Federal de Santa Maria (UFSM)
repository.mail.fl_str_mv atendimento.sib@ufsm.br||tedebc@gmail.com||manancial@ufsm.br
_version_ 1847153497718390784