Implicações do estilo de descrição de códigos VHDL na testabilidade

Detalhes bibliográficos
Ano de defesa: 2005
Autor(a) principal: Angelo, Rubinei Peske
Orientador(a): Lubaszewski, Marcelo Soares
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Não Informado pela instituição
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: http://hdl.handle.net/10183/4777
Resumo: Devido ao aumento da complexidade dos circuitos integrados atuais, os projetos são desenvolvidos utilizando linguagens de descrição de hardware (por exemplo, VHDL) e os circuitos são gerados automaticamente a partir das descrições em alto nível de abstração. Embora o projeto do circuito seja facilitado pela utilização de ferramentas de auxílio ao projeto, o teste do circuito resultante torna-se mais complicado com o aumento da complexidade dos circuitos. Isto traz a necessidade de considerar o teste do circuito durante sua descrição e não somente após a síntese. O objetivo deste trabalho é definir uma relação entre o estilo da descrição VHDL e a testabilidade do circuito resultante, identificando formas de descrição que geram circuitos mais testáveis. Como estudo de caso, diferentes descrições VHDL de um mesmo algoritmo foram utilizadas. Os resultados mostram que a utilização de diferentes descrições VHDL tem grande impacto nas medidas de testabilidade do circuito final e que características de algumas descrições podem ser utilizadas para modificar outras descrições e com isso aumentar a testabilidade do circuito resultante.
id URGS_749b11df2075fae5124fa6d60865d82b
oai_identifier_str oai:www.lume.ufrgs.br:10183/4777
network_acronym_str URGS
network_name_str Biblioteca Digital de Teses e Dissertações da UFRGS
repository_id_str
spelling Angelo, Rubinei PeskeLubaszewski, Marcelo SoaresCota, Erika Fernandes2007-06-06T17:39:17Z2005http://hdl.handle.net/10183/4777000504409Devido ao aumento da complexidade dos circuitos integrados atuais, os projetos são desenvolvidos utilizando linguagens de descrição de hardware (por exemplo, VHDL) e os circuitos são gerados automaticamente a partir das descrições em alto nível de abstração. Embora o projeto do circuito seja facilitado pela utilização de ferramentas de auxílio ao projeto, o teste do circuito resultante torna-se mais complicado com o aumento da complexidade dos circuitos. Isto traz a necessidade de considerar o teste do circuito durante sua descrição e não somente após a síntese. O objetivo deste trabalho é definir uma relação entre o estilo da descrição VHDL e a testabilidade do circuito resultante, identificando formas de descrição que geram circuitos mais testáveis. Como estudo de caso, diferentes descrições VHDL de um mesmo algoritmo foram utilizadas. Os resultados mostram que a utilização de diferentes descrições VHDL tem grande impacto nas medidas de testabilidade do circuito final e que características de algumas descrições podem ser utilizadas para modificar outras descrições e com isso aumentar a testabilidade do circuito resultante.application/pdfporMicroeletrônicaVhdlImplicações do estilo de descrição de códigos VHDL na testabilidadeinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisUniversidade Federal do Rio Grande do SulInstituto de InformáticaPrograma de Pós-Graduação em ComputaçãoPorto Alegre, BR-RS2005.mestradoinfo:eu-repo/semantics/openAccessreponame:Biblioteca Digital de Teses e Dissertações da UFRGSinstname:Universidade Federal do Rio Grande do Sul (UFRGS)instacron:UFRGSORIGINAL000504409.pdf000504409.pdfTexto completoapplication/pdf468153http://www.lume.ufrgs.br/bitstream/10183/4777/1/000504409.pdfc977b8a93ce8f1b2c981b6d1621b0facMD51TEXT000504409.pdf.txt000504409.pdf.txtExtracted Texttext/plain143416http://www.lume.ufrgs.br/bitstream/10183/4777/2/000504409.pdf.txtc0d5996eacb8ed1572ed6e0bb8e25fedMD52THUMBNAIL000504409.pdf.jpg000504409.pdf.jpgGenerated Thumbnailimage/jpeg1133http://www.lume.ufrgs.br/bitstream/10183/4777/3/000504409.pdf.jpgd096212f65c18e0799678fd2c17d8548MD5310183/47772018-10-15 09:16:45.886oai:www.lume.ufrgs.br:10183/4777Biblioteca Digital de Teses e Dissertaçõeshttps://lume.ufrgs.br/handle/10183/2PUBhttps://lume.ufrgs.br/oai/requestlume@ufrgs.br||lume@ufrgs.bropendoar:18532018-10-15T12:16:45Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)false
dc.title.pt_BR.fl_str_mv Implicações do estilo de descrição de códigos VHDL na testabilidade
title Implicações do estilo de descrição de códigos VHDL na testabilidade
spellingShingle Implicações do estilo de descrição de códigos VHDL na testabilidade
Angelo, Rubinei Peske
Microeletrônica
Vhdl
title_short Implicações do estilo de descrição de códigos VHDL na testabilidade
title_full Implicações do estilo de descrição de códigos VHDL na testabilidade
title_fullStr Implicações do estilo de descrição de códigos VHDL na testabilidade
title_full_unstemmed Implicações do estilo de descrição de códigos VHDL na testabilidade
title_sort Implicações do estilo de descrição de códigos VHDL na testabilidade
author Angelo, Rubinei Peske
author_facet Angelo, Rubinei Peske
author_role author
dc.contributor.author.fl_str_mv Angelo, Rubinei Peske
dc.contributor.advisor1.fl_str_mv Lubaszewski, Marcelo Soares
dc.contributor.advisor-co1.fl_str_mv Cota, Erika Fernandes
contributor_str_mv Lubaszewski, Marcelo Soares
Cota, Erika Fernandes
dc.subject.por.fl_str_mv Microeletrônica
Vhdl
topic Microeletrônica
Vhdl
description Devido ao aumento da complexidade dos circuitos integrados atuais, os projetos são desenvolvidos utilizando linguagens de descrição de hardware (por exemplo, VHDL) e os circuitos são gerados automaticamente a partir das descrições em alto nível de abstração. Embora o projeto do circuito seja facilitado pela utilização de ferramentas de auxílio ao projeto, o teste do circuito resultante torna-se mais complicado com o aumento da complexidade dos circuitos. Isto traz a necessidade de considerar o teste do circuito durante sua descrição e não somente após a síntese. O objetivo deste trabalho é definir uma relação entre o estilo da descrição VHDL e a testabilidade do circuito resultante, identificando formas de descrição que geram circuitos mais testáveis. Como estudo de caso, diferentes descrições VHDL de um mesmo algoritmo foram utilizadas. Os resultados mostram que a utilização de diferentes descrições VHDL tem grande impacto nas medidas de testabilidade do circuito final e que características de algumas descrições podem ser utilizadas para modificar outras descrições e com isso aumentar a testabilidade do circuito resultante.
publishDate 2005
dc.date.issued.fl_str_mv 2005
dc.date.accessioned.fl_str_mv 2007-06-06T17:39:17Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/10183/4777
dc.identifier.nrb.pt_BR.fl_str_mv 000504409
url http://hdl.handle.net/10183/4777
identifier_str_mv 000504409
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da UFRGS
instname:Universidade Federal do Rio Grande do Sul (UFRGS)
instacron:UFRGS
instname_str Universidade Federal do Rio Grande do Sul (UFRGS)
instacron_str UFRGS
institution UFRGS
reponame_str Biblioteca Digital de Teses e Dissertações da UFRGS
collection Biblioteca Digital de Teses e Dissertações da UFRGS
bitstream.url.fl_str_mv http://www.lume.ufrgs.br/bitstream/10183/4777/1/000504409.pdf
http://www.lume.ufrgs.br/bitstream/10183/4777/2/000504409.pdf.txt
http://www.lume.ufrgs.br/bitstream/10183/4777/3/000504409.pdf.jpg
bitstream.checksum.fl_str_mv c977b8a93ce8f1b2c981b6d1621b0fac
c0d5996eacb8ed1572ed6e0bb8e25fed
d096212f65c18e0799678fd2c17d8548
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da UFRGS - Universidade Federal do Rio Grande do Sul (UFRGS)
repository.mail.fl_str_mv lume@ufrgs.br||lume@ufrgs.br
_version_ 1831315802442170368