Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.

Detalhes bibliográficos
Ano de defesa: 2001
Autor(a) principal: Fonseca, José Antonio
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Biblioteca Digitais de Teses e Dissertações da USP
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: https://www.teses.usp.br/teses/disponiveis/3/3141/tde-26092024-133519/
Resumo: Este trabalho de dissertação trata de uma arquitetura que não se utiliza das técnicas tradicionais de replicação de hardware que normalmente são aplicadas a sistemas com requisitos críticos de segurança. São apresentadas duas técnicas especiais de projeto, uma baseada em duas réplicas de software codificadas e outra baseada no uso de um Processador Watchdog aplicado na verificação da conduta do Processador Principal. Da união das duas técnicas é proposta uma arquitetura sobre a qual é realizada uma avaliação quantitativa de segurança que visa comprovar a sua capacidade de alcançar taxas de falhas inseguras compatíveis com a norma IEC 61508.
id USP_53cac3455cb7c40b2f0e01c26b06a9d9
oai_identifier_str oai:teses.usp.br:tde-26092024-133519
network_acronym_str USP
network_name_str Biblioteca Digital de Teses e Dissertações da USP
repository_id_str
spelling Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.Untitled in englishArquitetura e organização de computadoresComputer architecture and organizationComputer securitySegurança de computadoresEste trabalho de dissertação trata de uma arquitetura que não se utiliza das técnicas tradicionais de replicação de hardware que normalmente são aplicadas a sistemas com requisitos críticos de segurança. São apresentadas duas técnicas especiais de projeto, uma baseada em duas réplicas de software codificadas e outra baseada no uso de um Processador Watchdog aplicado na verificação da conduta do Processador Principal. Da união das duas técnicas é proposta uma arquitetura sobre a qual é realizada uma avaliação quantitativa de segurança que visa comprovar a sua capacidade de alcançar taxas de falhas inseguras compatíveis com a norma IEC 61508.This work refers to an architecture that not uses traditional hardware replication techniques applied to systems with safety critical requirements. Two special project techniques are presented, one based on two codified software replicas and other based on use of a Watchdog Processor applied in processing behavior verification. The union of these two techniques results in the proposed architecture. It also made a quantitative evaluation of safety, whose objective to prove its capacity to reach low dangerous failure rates compatible with IEC 61508 standard.Biblioteca Digitais de Teses e Dissertações da USPAlmeida Junior, Jorge Rady deFonseca, José Antonio2001-07-06info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttps://www.teses.usp.br/teses/disponiveis/3/3141/tde-26092024-133519/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2024-09-26T16:39:02Zoai:teses.usp.br:tde-26092024-133519Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212024-09-26T16:39:02Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false
dc.title.none.fl_str_mv Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.
Untitled in english
title Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.
spellingShingle Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.
Fonseca, José Antonio
Arquitetura e organização de computadores
Computer architecture and organization
Computer security
Segurança de computadores
title_short Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.
title_full Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.
title_fullStr Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.
title_full_unstemmed Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.
title_sort Arquitetura não replicada de hardware aplicada em sistemas de controle com requisitos de segurança.
author Fonseca, José Antonio
author_facet Fonseca, José Antonio
author_role author
dc.contributor.none.fl_str_mv Almeida Junior, Jorge Rady de
dc.contributor.author.fl_str_mv Fonseca, José Antonio
dc.subject.por.fl_str_mv Arquitetura e organização de computadores
Computer architecture and organization
Computer security
Segurança de computadores
topic Arquitetura e organização de computadores
Computer architecture and organization
Computer security
Segurança de computadores
description Este trabalho de dissertação trata de uma arquitetura que não se utiliza das técnicas tradicionais de replicação de hardware que normalmente são aplicadas a sistemas com requisitos críticos de segurança. São apresentadas duas técnicas especiais de projeto, uma baseada em duas réplicas de software codificadas e outra baseada no uso de um Processador Watchdog aplicado na verificação da conduta do Processador Principal. Da união das duas técnicas é proposta uma arquitetura sobre a qual é realizada uma avaliação quantitativa de segurança que visa comprovar a sua capacidade de alcançar taxas de falhas inseguras compatíveis com a norma IEC 61508.
publishDate 2001
dc.date.none.fl_str_mv 2001-07-06
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://www.teses.usp.br/teses/disponiveis/3/3141/tde-26092024-133519/
url https://www.teses.usp.br/teses/disponiveis/3/3141/tde-26092024-133519/
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv
dc.rights.driver.fl_str_mv Liberar o conteúdo para acesso público.
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Liberar o conteúdo para acesso público.
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.coverage.none.fl_str_mv
dc.publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
publisher.none.fl_str_mv Biblioteca Digitais de Teses e Dissertações da USP
dc.source.none.fl_str_mv
reponame:Biblioteca Digital de Teses e Dissertações da USP
instname:Universidade de São Paulo (USP)
instacron:USP
instname_str Universidade de São Paulo (USP)
instacron_str USP
institution USP
reponame_str Biblioteca Digital de Teses e Dissertações da USP
collection Biblioteca Digital de Teses e Dissertações da USP
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)
repository.mail.fl_str_mv virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br
_version_ 1818279235902504960