Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS.
| Ano de defesa: | 1990 |
|---|---|
| Autor(a) principal: | |
| Orientador(a): | |
| Banca de defesa: | |
| Tipo de documento: | Dissertação |
| Tipo de acesso: | Acesso aberto |
| Idioma: | por |
| Instituição de defesa: |
Biblioteca Digitais de Teses e Dissertações da USP
|
| Programa de Pós-Graduação: |
Não Informado pela instituição
|
| Departamento: |
Não Informado pela instituição
|
| País: |
Não Informado pela instituição
|
| Palavras-chave em Português: | |
| Link de acesso: | https://www.teses.usp.br/teses/disponiveis/3/3140/tde-12122024-150130/ |
Resumo: | Neste trabalho estudamos os conversores análogo-digitais e, em particular, os conversores de estrutura paralela ou flash. Como estamos interessados em conversores para a área de vídeo principalmente, taxa de amostragem superior a 10mhz, e são estes circuitos que mais facilmente alcançam estas taxas, então dedicamos maior atenção a eles. Iniciamos o estudo descrevendo os conversores mais usados. Posteriormente, passamos a analisar detalhes dos conversores flash. Para concluir, analisamos alguns conversores em CMOS e bipolares. No fim do segundo capítulo, tratamos de testes para conversores A/D. Discutimos com profundidade alguns dos métodos mais importantes. A partir deste estudo foi desenvolvido um programa, TCAD, com alguns testes implementados. A parte final do trabalho foi desenvolver um conversor flash de 5 bits, 20mhz de taxa de amostragem e sinal de entrada máximo com 5 mhz de frequência (2v de pico a pico). Ele foi projetado para CMOS 3\'MI\'m, poco p, porta de silício policristalino e um nível de metal. A área que o circuito ocupa e de 2,547 x 1,29 \'MILIMETROS QUADRADOS\'. Pelas simulações devemos ter 3, 9 bits efetivos para 20mhz de taxa de amostragem e entrada de 5mhz, a potência consumida varia entre 58,1mw a 83,2mw (a 20mhz). |
| id |
USP_6ca289fb178eb8e290602b63531dcff8 |
|---|---|
| oai_identifier_str |
oai:teses.usp.br:tde-12122024-150130 |
| network_acronym_str |
USP |
| network_name_str |
Biblioteca Digital de Teses e Dissertações da USP |
| repository_id_str |
|
| spelling |
Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS.Untitled in englishConversores análogo digitaisDigital analog convertersNeste trabalho estudamos os conversores análogo-digitais e, em particular, os conversores de estrutura paralela ou flash. Como estamos interessados em conversores para a área de vídeo principalmente, taxa de amostragem superior a 10mhz, e são estes circuitos que mais facilmente alcançam estas taxas, então dedicamos maior atenção a eles. Iniciamos o estudo descrevendo os conversores mais usados. Posteriormente, passamos a analisar detalhes dos conversores flash. Para concluir, analisamos alguns conversores em CMOS e bipolares. No fim do segundo capítulo, tratamos de testes para conversores A/D. Discutimos com profundidade alguns dos métodos mais importantes. A partir deste estudo foi desenvolvido um programa, TCAD, com alguns testes implementados. A parte final do trabalho foi desenvolver um conversor flash de 5 bits, 20mhz de taxa de amostragem e sinal de entrada máximo com 5 mhz de frequência (2v de pico a pico). Ele foi projetado para CMOS 3\'MI\'m, poco p, porta de silício policristalino e um nível de metal. A área que o circuito ocupa e de 2,547 x 1,29 \'MILIMETROS QUADRADOS\'. Pelas simulações devemos ter 3, 9 bits efetivos para 20mhz de taxa de amostragem e entrada de 5mhz, a potência consumida varia entre 58,1mw a 83,2mw (a 20mhz).In this work the analog-to-digital converters and, specially, the converters with fully parallel structure (flash) were studied. We are interested in applications for video, sample frequency higher than lOMHz, and that kind of circuit does this work. So, we dedicated more attention to flash converters. At first, we studied the utilizations e some definitions in the area. After that, we described the most important commercial available in order to give an over view about them. To deepen the study, we showed the most common problems in each part of the circuit (which are: resistor string, comparator circuit and encoder circuit). Thereupon, we analysed some CMOS and Bipolar converters. With them we tried to show the usual ways to implement such kind of circuit. We did some comparisons between the two technologies and we presented some alternatives structures for video converters. At the end of the second chapter details on A/D converters testing were treated. We considered with details the mainly used methods. From that study a software was developed I TCAD, which implements some test methods like: adjust of sine, the number of effective bits and determination of characteristic curve with random sample. We intend ~o use this program to test the converter that was designed (chapter third). The last part presents the development of a full parallel converter of 5 bits, 20MHz of conversion rate and maximum input signal with 5MHz (2V peak to peak). It was designed in a 3Mm CMOS process, p well, gate of polysilicon and only one metal. The chip size is 2.547xl.29 mm2. The simulation results indicate that we have about 3.9 effective bits with the maximum input frequency, and power dissipation between 58.1mW and 83. 2mW (at 20MHz).Biblioteca Digitais de Teses e Dissertações da USPNoije, Wilhelmus Adrianus Maria VanSoares Junior, João Navarro1990-12-11info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttps://www.teses.usp.br/teses/disponiveis/3/3140/tde-12122024-150130/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2024-12-12T17:05:02Zoai:teses.usp.br:tde-12122024-150130Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212024-12-12T17:05:02Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false |
| dc.title.none.fl_str_mv |
Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS. Untitled in english |
| title |
Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS. |
| spellingShingle |
Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS. Soares Junior, João Navarro Conversores análogo digitais Digital analog converters |
| title_short |
Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS. |
| title_full |
Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS. |
| title_fullStr |
Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS. |
| title_full_unstemmed |
Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS. |
| title_sort |
Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS. |
| author |
Soares Junior, João Navarro |
| author_facet |
Soares Junior, João Navarro |
| author_role |
author |
| dc.contributor.none.fl_str_mv |
Noije, Wilhelmus Adrianus Maria Van |
| dc.contributor.author.fl_str_mv |
Soares Junior, João Navarro |
| dc.subject.por.fl_str_mv |
Conversores análogo digitais Digital analog converters |
| topic |
Conversores análogo digitais Digital analog converters |
| description |
Neste trabalho estudamos os conversores análogo-digitais e, em particular, os conversores de estrutura paralela ou flash. Como estamos interessados em conversores para a área de vídeo principalmente, taxa de amostragem superior a 10mhz, e são estes circuitos que mais facilmente alcançam estas taxas, então dedicamos maior atenção a eles. Iniciamos o estudo descrevendo os conversores mais usados. Posteriormente, passamos a analisar detalhes dos conversores flash. Para concluir, analisamos alguns conversores em CMOS e bipolares. No fim do segundo capítulo, tratamos de testes para conversores A/D. Discutimos com profundidade alguns dos métodos mais importantes. A partir deste estudo foi desenvolvido um programa, TCAD, com alguns testes implementados. A parte final do trabalho foi desenvolver um conversor flash de 5 bits, 20mhz de taxa de amostragem e sinal de entrada máximo com 5 mhz de frequência (2v de pico a pico). Ele foi projetado para CMOS 3\'MI\'m, poco p, porta de silício policristalino e um nível de metal. A área que o circuito ocupa e de 2,547 x 1,29 \'MILIMETROS QUADRADOS\'. Pelas simulações devemos ter 3, 9 bits efetivos para 20mhz de taxa de amostragem e entrada de 5mhz, a potência consumida varia entre 58,1mw a 83,2mw (a 20mhz). |
| publishDate |
1990 |
| dc.date.none.fl_str_mv |
1990-12-11 |
| dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
| dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
| format |
masterThesis |
| status_str |
publishedVersion |
| dc.identifier.uri.fl_str_mv |
https://www.teses.usp.br/teses/disponiveis/3/3140/tde-12122024-150130/ |
| url |
https://www.teses.usp.br/teses/disponiveis/3/3140/tde-12122024-150130/ |
| dc.language.iso.fl_str_mv |
por |
| language |
por |
| dc.relation.none.fl_str_mv |
|
| dc.rights.driver.fl_str_mv |
Liberar o conteúdo para acesso público. info:eu-repo/semantics/openAccess |
| rights_invalid_str_mv |
Liberar o conteúdo para acesso público. |
| eu_rights_str_mv |
openAccess |
| dc.format.none.fl_str_mv |
application/pdf |
| dc.coverage.none.fl_str_mv |
|
| dc.publisher.none.fl_str_mv |
Biblioteca Digitais de Teses e Dissertações da USP |
| publisher.none.fl_str_mv |
Biblioteca Digitais de Teses e Dissertações da USP |
| dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da USP instname:Universidade de São Paulo (USP) instacron:USP |
| instname_str |
Universidade de São Paulo (USP) |
| instacron_str |
USP |
| institution |
USP |
| reponame_str |
Biblioteca Digital de Teses e Dissertações da USP |
| collection |
Biblioteca Digital de Teses e Dissertações da USP |
| repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP) |
| repository.mail.fl_str_mv |
virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br |
| _version_ |
1818598505793454080 |