A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuits

Detalhes bibliográficos
Ano de defesa: 2020
Autor(a) principal: Cunha, Bernardo Guerra Pereira
Outros Autores: Ferreira, Flávia Magalhães Freitas -, Martins, Carlos Augusto Paiva da Silva, 2020-03-27
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Tese
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa:
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: http://bib.pucminas.br/teses/EngenhariaEletrica_BernardoGuerraPereiraCunha_8423_Textocompleto.pdf
id PUC_MINS_3fc9bca6176a33355217c685af001101
oai_identifier_str oai:/ibict:perga-oai/544581
network_acronym_str PUC_MINS
network_name_str Biblioteca Digital de Teses e Dissertações da PUC_MG
repository_id_str
spelling A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuitsDispositivo lógico programávelCircuitos gate arraysComputação evolutivaComputação de alto desempenhoCircuitos lógicosVHDL (Linguagem descritiva de hardware)Processamento paralelo (Computadores)Simulação (Computadores)2020-03-27info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesishttp://bib.pucminas.br/teses/EngenhariaEletrica_BernardoGuerraPereiraCunha_8423_Textocompleto.pdfporhttp://bib.pucminas.br/teses/EngenhariaEletrica_BernardoGuerraPereiraCunha_8423_Textocompleto.pdfinfo:eu-repo/semantics/openAccessCunha, Bernardo Guerra PereiraFerreira, Flávia Magalhães Freitas -Martins, Carlos Augusto Paiva da Silva2020-03-27reponame:Biblioteca Digital de Teses e Dissertações da PUC_MGinstname:Pontifícia Universidade Católica de Minas Gerais (PUC Minas)instacron:PUC_MINS2022-12-19T14:20:50Zoai:/ibict:perga-oai/544581Biblioteca Digital de Teses e Dissertaçõeshttps://web.sistemas.pucminas.br/BDP/PUC%20MinasPRIhttp://bib.pucminas.br/pergamum/oai/oai2.phpbib@pucminas.br||bibpt@pucminas.bropendoar:2022-12-19T14:20:50Biblioteca Digital de Teses e Dissertações da PUC_MG - Pontifícia Universidade Católica de Minas Gerais (PUC Minas)false
dc.title.none.fl_str_mv A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuits
title A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuits
spellingShingle A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuits
Cunha, Bernardo Guerra Pereira
Dispositivo lógico programável
Circuitos gate arrays
Computação evolutiva
Computação de alto desempenho
Circuitos lógicos
VHDL (Linguagem descritiva de hardware)
Processamento paralelo (Computadores)
Simulação (Computadores)
title_short A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuits
title_full A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuits
title_fullStr A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuits
title_full_unstemmed A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuits
title_sort A complete FPGA evolvable hardware architecture based on virtual reconfiguration: evolving combinational circuits evolving combinational circuits
author Cunha, Bernardo Guerra Pereira
author_facet Cunha, Bernardo Guerra Pereira
Ferreira, Flávia Magalhães Freitas -
Martins, Carlos Augusto Paiva da Silva
2020-03-27
author_role author
author2 Ferreira, Flávia Magalhães Freitas -
Martins, Carlos Augusto Paiva da Silva
2020-03-27
author2_role author
author
author
dc.contributor.author.fl_str_mv Cunha, Bernardo Guerra Pereira
Ferreira, Flávia Magalhães Freitas -
Martins, Carlos Augusto Paiva da Silva
2020-03-27
dc.subject.por.fl_str_mv Dispositivo lógico programável
Circuitos gate arrays
Computação evolutiva
Computação de alto desempenho
Circuitos lógicos
VHDL (Linguagem descritiva de hardware)
Processamento paralelo (Computadores)
Simulação (Computadores)
topic Dispositivo lógico programável
Circuitos gate arrays
Computação evolutiva
Computação de alto desempenho
Circuitos lógicos
VHDL (Linguagem descritiva de hardware)
Processamento paralelo (Computadores)
Simulação (Computadores)
publishDate 2020
dc.date.none.fl_str_mv 2020-03-27
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/doctoralThesis
format doctoralThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://bib.pucminas.br/teses/EngenhariaEletrica_BernardoGuerraPereiraCunha_8423_Textocompleto.pdf
url http://bib.pucminas.br/teses/EngenhariaEletrica_BernardoGuerraPereiraCunha_8423_Textocompleto.pdf
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv http://bib.pucminas.br/teses/EngenhariaEletrica_BernardoGuerraPereiraCunha_8423_Textocompleto.pdf
dc.rights.none.fl_str_mv
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
rights_invalid_str_mv
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv
publisher.none.fl_str_mv
dc.source.none.fl_str_mv reponame:Biblioteca Digital de Teses e Dissertações da PUC_MG
instname:Pontifícia Universidade Católica de Minas Gerais (PUC Minas)
instacron:PUC_MINS
instname_str Pontifícia Universidade Católica de Minas Gerais (PUC Minas)
instacron_str PUC_MINS
institution PUC_MINS
reponame_str Biblioteca Digital de Teses e Dissertações da PUC_MG
collection Biblioteca Digital de Teses e Dissertações da PUC_MG
repository.name.fl_str_mv Biblioteca Digital de Teses e Dissertações da PUC_MG - Pontifícia Universidade Católica de Minas Gerais (PUC Minas)
repository.mail.fl_str_mv bib@pucminas.br||bibpt@pucminas.br
_version_ 1853505115845033984