Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.

Detalhes bibliográficos
Ano de defesa: 2006
Autor(a) principal: SOUZA, Daniel Cardoso de.
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Tese
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1280
Resumo: Este trabalho tem como objetivo propor um algoritmo de particionamento hardware/software otimizado. Trabalha-se com a hipótese de que algumas características específicas de certos algoritmos já publicados possam ser combinadas vantajosamente, levando ao aprimoramento de um algoritmo de particionamento de base, e conseqüentemente dos sistemas heterogêneos gerados por ele. O conjunto de otimizações propostas para serem realizadas nesse novo algoritmo consiste de: generalização das arquiteturas-alvo candidatas com a inclusão de FPGA’s para o particionamento, consideração precisa dos custos e potências das funções mapeadas em hardware, agendamento de sistemas com hardware reconfigurável dinamicamente, e consideração de múltiplas alternativas de implementação de um nó de aplicação em um mesmo processador. Essas otimizações são implementadas em sucessivas versões do algoritmo de particionamento proposto, que são testadas com duas aplicações de processamento de sinais. Os resultados do particionamento demonstram o efeito de cada otimização na qualidade do sistema heterogêneo obtido.
id UCB-2_6ff1d5bbcc3716616a328b677602c1f9
oai_identifier_str oai:localhost:riufcg/1280
network_acronym_str UCB-2
network_name_str Repositório Institucional da UCB
repository_id_str
spelling Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.Existence of global attractor for an evolving equation with convolution.Existence d'un attracteur global pour une équation en évolution avec convolution.Algoritmo de particionamentoSistema dinamicamente reconfiguráveis - comunicaçãoSistemas eletrônicosParticionamento de aplicaçõesPerfinamento de nós hardware e softwarePartitioning algorithmAlgorithme de partitionnementEngenharia ElétricaEngenharia de SoftwareEste trabalho tem como objetivo propor um algoritmo de particionamento hardware/software otimizado. Trabalha-se com a hipótese de que algumas características específicas de certos algoritmos já publicados possam ser combinadas vantajosamente, levando ao aprimoramento de um algoritmo de particionamento de base, e conseqüentemente dos sistemas heterogêneos gerados por ele. O conjunto de otimizações propostas para serem realizadas nesse novo algoritmo consiste de: generalização das arquiteturas-alvo candidatas com a inclusão de FPGA’s para o particionamento, consideração precisa dos custos e potências das funções mapeadas em hardware, agendamento de sistemas com hardware reconfigurável dinamicamente, e consideração de múltiplas alternativas de implementação de um nó de aplicação em um mesmo processador. Essas otimizações são implementadas em sucessivas versões do algoritmo de particionamento proposto, que são testadas com duas aplicações de processamento de sinais. Os resultados do particionamento demonstram o efeito de cada otimização na qualidade do sistema heterogêneo obtido.This work’s goal is to propose an optimized hardware/software partitioning algorithm. We work on the hypothesis that some specific features of certain published algorithms can be advantageously combined for the improvement of a base partitioning algorithm, and of its generated heterogeneous systems. The set of optimizations proposed for the achievement of this new algorithm encompass: generalization of candidate target architectures with the inclusion of FPGA’s for the partitioning, precise consideration of functions’ implementation costs and power consumptions in hardware, manipulation of systems with dynamically reconfigurable hardware, and consideration of multiple implementation alternatives for an application node in a given processor. These optimizations are implemented in successive versions of the proposed partitioning algorithm, which are tested with two signal processing applications. The partitioning results demonstrate the effect of each optimization on the achieved heterogeneous system quality.Resumé: Cette thèse a pour but de proposer un algorithme de partitionnement matériel/logiciel optimisé. On travaille sur l’hypothèse de que quelques caractéristiques spécifiques à certains algorithmes déjà publiés puissent être combinées de façon avantageuse, menant à l’amélioration d’un algorithme de partitionnement de base et, par conséquence, des systèmes hétérogènes générés par cet algorithme. L’ensemble d’optimisations proposées pour être réalisées dans ce nouvel algorithme consiste en: généralisation des architecturescible candidates avec l’ajout de FPGA’s pour le partitionnement, considération précise des coûts et puissances des fonctions allouées en matériel, ordonnancement de systèmes au matériel dynamiquement reconfigurable, et prise en compte de plusieurs alternatives d’implémentation d’un noeud d’application dans un même processeur. Ces optimisations sont implémentées en versions successives de l’algorithme de partitionnement proposé, lesquelles sont testées avec deux applications de traitement du signal. Les résultats du partitionnement démontrent l’effet de chaque optimisation sur la qualité du système hétérogène obtenu.CapesUniversidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICAUFCGAGUIAR NETO, Benedito Guimarães.AGUIAR NETO, B. Ghttp://lattes.cnpq.br/3405447548131544NANIVER, Lírida alves de Barros.NANIVER, L. A. B.http://lattes.cnpq.br/0544303806551530NANIVER, Jean-François.BARROS, Edna Natividade da Silva.SILVA, Ivan Saraiva.FREIRE, Raimundo Carlos Silvério.BARROS, Marcelo Alves de.SOUZA, Daniel Cardoso de.2006-122018-07-27T17:11:09Z2018-07-272018-07-27T17:11:09Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1280SOUZA, Daniel Cardoso de. Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações. 2006. 171f. (Tese de Doutorado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2006..porinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UCBinstname:Universidade Católica de Brasília (UCB)instacron:UCB2021-04-15T12:05:50Zoai:localhost:riufcg/1280Repositório InstitucionalPRIhttps://repositorio.ucb.br/oai/requestsara.ribeiro@ucb.bropendoar:2021-04-15T12:05:50Repositório Institucional da UCB - Universidade Católica de Brasília (UCB)false
dc.title.none.fl_str_mv Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.
Existence of global attractor for an evolving equation with convolution.
Existence d'un attracteur global pour une équation en évolution avec convolution.
title Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.
spellingShingle Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.
SOUZA, Daniel Cardoso de.
Algoritmo de particionamento
Sistema dinamicamente reconfiguráveis - comunicação
Sistemas eletrônicos
Particionamento de aplicações
Perfinamento de nós hardware e software
Partitioning algorithm
Algorithme de partitionnement
Engenharia Elétrica
Engenharia de Software
title_short Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.
title_full Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.
title_fullStr Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.
title_full_unstemmed Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.
title_sort Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações.
author SOUZA, Daniel Cardoso de.
author_facet SOUZA, Daniel Cardoso de.
author_role author
dc.contributor.none.fl_str_mv AGUIAR NETO, Benedito Guimarães.
AGUIAR NETO, B. G
http://lattes.cnpq.br/3405447548131544
NANIVER, Lírida alves de Barros.
NANIVER, L. A. B.
http://lattes.cnpq.br/0544303806551530
NANIVER, Jean-François.
BARROS, Edna Natividade da Silva.
SILVA, Ivan Saraiva.
FREIRE, Raimundo Carlos Silvério.
BARROS, Marcelo Alves de.
dc.contributor.author.fl_str_mv SOUZA, Daniel Cardoso de.
dc.subject.por.fl_str_mv Algoritmo de particionamento
Sistema dinamicamente reconfiguráveis - comunicação
Sistemas eletrônicos
Particionamento de aplicações
Perfinamento de nós hardware e software
Partitioning algorithm
Algorithme de partitionnement
Engenharia Elétrica
Engenharia de Software
topic Algoritmo de particionamento
Sistema dinamicamente reconfiguráveis - comunicação
Sistemas eletrônicos
Particionamento de aplicações
Perfinamento de nós hardware e software
Partitioning algorithm
Algorithme de partitionnement
Engenharia Elétrica
Engenharia de Software
description Este trabalho tem como objetivo propor um algoritmo de particionamento hardware/software otimizado. Trabalha-se com a hipótese de que algumas características específicas de certos algoritmos já publicados possam ser combinadas vantajosamente, levando ao aprimoramento de um algoritmo de particionamento de base, e conseqüentemente dos sistemas heterogêneos gerados por ele. O conjunto de otimizações propostas para serem realizadas nesse novo algoritmo consiste de: generalização das arquiteturas-alvo candidatas com a inclusão de FPGA’s para o particionamento, consideração precisa dos custos e potências das funções mapeadas em hardware, agendamento de sistemas com hardware reconfigurável dinamicamente, e consideração de múltiplas alternativas de implementação de um nó de aplicação em um mesmo processador. Essas otimizações são implementadas em sucessivas versões do algoritmo de particionamento proposto, que são testadas com duas aplicações de processamento de sinais. Os resultados do particionamento demonstram o efeito de cada otimização na qualidade do sistema heterogêneo obtido.
publishDate 2006
dc.date.none.fl_str_mv 2006-12
2018-07-27T17:11:09Z
2018-07-27
2018-07-27T17:11:09Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/doctoralThesis
format doctoralThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1280
SOUZA, Daniel Cardoso de. Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações. 2006. 171f. (Tese de Doutorado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2006..
url http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1280
identifier_str_mv SOUZA, Daniel Cardoso de. Algoritmo de particionamento aplicado a sistemas dinamicamente reconfiguráveis em telecomunicações. 2006. 171f. (Tese de Doutorado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2006..
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
dc.source.none.fl_str_mv reponame:Repositório Institucional da UCB
instname:Universidade Católica de Brasília (UCB)
instacron:UCB
instname_str Universidade Católica de Brasília (UCB)
instacron_str UCB
institution UCB
reponame_str Repositório Institucional da UCB
collection Repositório Institucional da UCB
repository.name.fl_str_mv Repositório Institucional da UCB - Universidade Católica de Brasília (UCB)
repository.mail.fl_str_mv sara.ribeiro@ucb.br
_version_ 1834013136409067520