Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.

Detalhes bibliográficos
Ano de defesa: 2005
Autor(a) principal: BRUNELLI, Luiz.
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Tese
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1435
Resumo: Nesta tese descreve-se uma nova solução para o tratamento da complexidade das interconexões entre os elementos de processamento das redes neuronais artificiais (RNAs). Ela possibilita implementar RNAs em hardware, de tecnologia digital, com um número maior de neurônios do que se faz atualmente. As RNAs têm sido usadas como solução em vários problemas complexos. Em alguns destes problemas faz-se necesário a sua implementação em hardware. Vários s˜ao os compromissos que devem ser satisfeitos durante o projeto e implementa¸c˜ao das RNAs, dentre eles o das interconexões entre os neurônios. Atualmente encontram-se implementações neuronais utilizando circuitos integrados especificamente desenvolvidos para uma dada arquitetura de rede neuronal e também o uso de circuitos integrados configurados pelo usuário. Dentre estes circuitos existem os FPGAs reconfigur´aveis dinamicamente (DR-FPGAs) que podem ter suas características alteradas durante a sua opera¸c˜ao, sem sofrer interrupções em seu funcionamento normal. Estes dispositivos têm sido utilizados na implementação de RNAs. Propõe-se uma solução para o problema das interconexões entre os neurônios artificiais utilizando os DR-FPGAs e uma nova forma de computação: as Figuras de Execução (F.E.). As F.E. permitem teoricamente reduzir o impacto das interconexões através da eliminação do transporte de dados via barramento, além de outras vantagens e desvantagens durante o processamento da computação. As F.E. não parecem estar restritas apenas as aplicações de RNAs. Elas podem ser utilizadas pela computação reconfigurável em problemas massivamente paralelos e/ou que necessitem trocar informações entre os vários elementos de processamento do sistema.
id UCB-2_d7fe15cd7aeb9f2271efb8dcef2a6536
oai_identifier_str oai:localhost:riufcg/1435
network_acronym_str UCB-2
network_name_str Repositório Institucional da UCB
repository_id_str
spelling Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.Approach for complexity reduction of ANN using dynamic reconfiguration.Rede neuralInteligência artificial.Neurociência computacionalComputação reconfigurávelVLSIFPGAReconfiguração dinâmicaArtificial Neural NetworksDynamic reconfigurationChaveamento dinâmico de circuitosEngenharia Elétrica.Nesta tese descreve-se uma nova solução para o tratamento da complexidade das interconexões entre os elementos de processamento das redes neuronais artificiais (RNAs). Ela possibilita implementar RNAs em hardware, de tecnologia digital, com um número maior de neurônios do que se faz atualmente. As RNAs têm sido usadas como solução em vários problemas complexos. Em alguns destes problemas faz-se necesário a sua implementação em hardware. Vários s˜ao os compromissos que devem ser satisfeitos durante o projeto e implementa¸c˜ao das RNAs, dentre eles o das interconexões entre os neurônios. Atualmente encontram-se implementações neuronais utilizando circuitos integrados especificamente desenvolvidos para uma dada arquitetura de rede neuronal e também o uso de circuitos integrados configurados pelo usuário. Dentre estes circuitos existem os FPGAs reconfigur´aveis dinamicamente (DR-FPGAs) que podem ter suas características alteradas durante a sua opera¸c˜ao, sem sofrer interrupções em seu funcionamento normal. Estes dispositivos têm sido utilizados na implementação de RNAs. Propõe-se uma solução para o problema das interconexões entre os neurônios artificiais utilizando os DR-FPGAs e uma nova forma de computação: as Figuras de Execução (F.E.). As F.E. permitem teoricamente reduzir o impacto das interconexões através da eliminação do transporte de dados via barramento, além de outras vantagens e desvantagens durante o processamento da computação. As F.E. não parecem estar restritas apenas as aplicações de RNAs. Elas podem ser utilizadas pela computação reconfigurável em problemas massivamente paralelos e/ou que necessitem trocar informações entre os vários elementos de processamento do sistema.In this thesis a new solution for the treatment of the complexity in the interconnections among the processing elements of the artificial neural networks (ANNs) is described. It enables realize ANNs digital hardware implementation with a larger number of neurons than does nowadays. The ANNs have been used as a solution in various complex problems. Some of these problems require hardware implementation. A lot of constraints must be satisfied during the project flow of the implementations of ANNs, such as the neural interconnections. Nowadays, neural implementations are done using integrated circuits, specifically developed for a given neural network architecture or integrated circuits configured by the user. Among these circuits exist the dynamically reconfigured FPGAs (DR-FPGAs) which can have their characteristics changed during operation without suffering interruptions in their execution. These devices have been usedforANNimplementations. Itpresentsaproposaltosolvethe interconnection problem for artificial neurons using DR-FPGAs in a new computational way: the Execution Patterns1 (EPs). The EPs allow, theoretically, to reduce the influence of interconnections through the removal of data transport via busses, besides other advantages and disadvantages. TheEPsdoesnotseemtoberestrictedonlytoANNapplications. They can be used by reconfigurable computation in massive parallel problems and/or problems that demand information exchange among the various elements in a processing system.CNPqUniversidade Federal de Campina GrandeBrasilCentro de Engenharia Elétrica e Informática - CEEIPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICAUFCGMELCHER, Elmar Uwe Kurt.FREIRE, Raimundo Carlos Silvério.MELCHER, E. U. K.FREIRE, R. C. S.http://lattes.cnpq.br/2995510206880397http://lattes.cnpq.br/4016576596215504BARROS, Edna Natividade da Silva.CAVALCANTI, José Homero Feitosa.STRUM, Marius.CATUNDA, Sebastian Yuri Cavalcanti.BRUNELLI, Luiz.2005-022018-08-13T20:41:07Z2018-08-132018-08-13T20:41:07Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/doctoralThesishttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1435BRUNELLI, Luiz. Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica. 2005. 184f. (Tese de Doutorado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2005.porinfo:eu-repo/semantics/openAccessreponame:Repositório Institucional da UCBinstname:Universidade Católica de Brasília (UCB)instacron:UCB2021-04-15T14:28:31Zoai:localhost:riufcg/1435Repositório InstitucionalPRIhttps://repositorio.ucb.br/oai/requestsara.ribeiro@ucb.bropendoar:2021-04-15T14:28:31Repositório Institucional da UCB - Universidade Católica de Brasília (UCB)false
dc.title.none.fl_str_mv Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.
Approach for complexity reduction of ANN using dynamic reconfiguration.
title Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.
spellingShingle Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.
BRUNELLI, Luiz.
Rede neural
Inteligência artificial.
Neurociência computacional
Computação reconfigurável
VLSI
FPGA
Reconfiguração dinâmica
Artificial Neural Networks
Dynamic reconfiguration
Chaveamento dinâmico de circuitos
Engenharia Elétrica.
title_short Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.
title_full Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.
title_fullStr Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.
title_full_unstemmed Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.
title_sort Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica.
author BRUNELLI, Luiz.
author_facet BRUNELLI, Luiz.
author_role author
dc.contributor.none.fl_str_mv MELCHER, Elmar Uwe Kurt.
FREIRE, Raimundo Carlos Silvério.
MELCHER, E. U. K.
FREIRE, R. C. S.
http://lattes.cnpq.br/2995510206880397
http://lattes.cnpq.br/4016576596215504
BARROS, Edna Natividade da Silva.
CAVALCANTI, José Homero Feitosa.
STRUM, Marius.
CATUNDA, Sebastian Yuri Cavalcanti.
dc.contributor.author.fl_str_mv BRUNELLI, Luiz.
dc.subject.por.fl_str_mv Rede neural
Inteligência artificial.
Neurociência computacional
Computação reconfigurável
VLSI
FPGA
Reconfiguração dinâmica
Artificial Neural Networks
Dynamic reconfiguration
Chaveamento dinâmico de circuitos
Engenharia Elétrica.
topic Rede neural
Inteligência artificial.
Neurociência computacional
Computação reconfigurável
VLSI
FPGA
Reconfiguração dinâmica
Artificial Neural Networks
Dynamic reconfiguration
Chaveamento dinâmico de circuitos
Engenharia Elétrica.
description Nesta tese descreve-se uma nova solução para o tratamento da complexidade das interconexões entre os elementos de processamento das redes neuronais artificiais (RNAs). Ela possibilita implementar RNAs em hardware, de tecnologia digital, com um número maior de neurônios do que se faz atualmente. As RNAs têm sido usadas como solução em vários problemas complexos. Em alguns destes problemas faz-se necesário a sua implementação em hardware. Vários s˜ao os compromissos que devem ser satisfeitos durante o projeto e implementa¸c˜ao das RNAs, dentre eles o das interconexões entre os neurônios. Atualmente encontram-se implementações neuronais utilizando circuitos integrados especificamente desenvolvidos para uma dada arquitetura de rede neuronal e também o uso de circuitos integrados configurados pelo usuário. Dentre estes circuitos existem os FPGAs reconfigur´aveis dinamicamente (DR-FPGAs) que podem ter suas características alteradas durante a sua opera¸c˜ao, sem sofrer interrupções em seu funcionamento normal. Estes dispositivos têm sido utilizados na implementação de RNAs. Propõe-se uma solução para o problema das interconexões entre os neurônios artificiais utilizando os DR-FPGAs e uma nova forma de computação: as Figuras de Execução (F.E.). As F.E. permitem teoricamente reduzir o impacto das interconexões através da eliminação do transporte de dados via barramento, além de outras vantagens e desvantagens durante o processamento da computação. As F.E. não parecem estar restritas apenas as aplicações de RNAs. Elas podem ser utilizadas pela computação reconfigurável em problemas massivamente paralelos e/ou que necessitem trocar informações entre os vários elementos de processamento do sistema.
publishDate 2005
dc.date.none.fl_str_mv 2005-02
2018-08-13T20:41:07Z
2018-08-13
2018-08-13T20:41:07Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/doctoralThesis
format doctoralThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1435
BRUNELLI, Luiz. Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica. 2005. 184f. (Tese de Doutorado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2005.
url http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/1435
identifier_str_mv BRUNELLI, Luiz. Abordagem para redução de complexidade de RNA usando reconfiguração dinâmica. 2005. 184f. (Tese de Doutorado em Engenharia Elétrica), Programa de Pós-graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2005.
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
publisher.none.fl_str_mv Universidade Federal de Campina Grande
Brasil
Centro de Engenharia Elétrica e Informática - CEEI
PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA
UFCG
dc.source.none.fl_str_mv reponame:Repositório Institucional da UCB
instname:Universidade Católica de Brasília (UCB)
instacron:UCB
instname_str Universidade Católica de Brasília (UCB)
instacron_str UCB
institution UCB
reponame_str Repositório Institucional da UCB
collection Repositório Institucional da UCB
repository.name.fl_str_mv Repositório Institucional da UCB - Universidade Católica de Brasília (UCB)
repository.mail.fl_str_mv sara.ribeiro@ucb.br
_version_ 1834013137199693824