Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/s
| Ano de defesa: | 1996 |
|---|---|
| Autor(a) principal: | |
| Orientador(a): | |
| Banca de defesa: | |
| Tipo de documento: | Dissertação |
| Tipo de acesso: | Acesso aberto |
| Idioma: | por |
| Instituição de defesa: |
Biblioteca Digitais de Teses e Dissertações da USP
|
| Programa de Pós-Graduação: |
Não Informado pela instituição
|
| Departamento: |
Não Informado pela instituição
|
| País: |
Não Informado pela instituição
|
| Palavras-chave em Português: | |
| Link de acesso: | https://www.teses.usp.br/teses/disponiveis/3/3140/tde-26082024-152107/ |
Resumo: | Esta dissertação trata do projeto, construção e caracterização de circuitos integrados digitais de alta velocidade em arseneto de galio, operando em taxas de gigabits por segundo. Circuitos digitais de alta velocidade são essenciais para melhorar o desempenho de computadores, sistemas de comunicação de alta capacidade, sistemas eletrônicos militares e de instrumentação. Circuitos integrados monolíticos em arseneto de galio apresentam um bom compromisso entre consumo de potência e taxa de operação na faixa de gigabits por segundo, sendo uma solução para aplicações em alta velocidade. Neste trabalho são apresentadas as principais famílias lógicas estáticas implementáveis a partir de transistores MESFETS de \'GA\'\'AS\', bem como uma análise comparativa de suas características. São abordadas as principais questões relativas ao projeto de circuitos integrados de alta velocidade através do projeto detalhado de um demultiplexador no tempo. O circuito foi projetado visando operar ate 2,5gb/s com dois modos de demultiplexagem, 1:4 e 1:16, e integra um circuito rotacionador de bits de saí da. Analisa-se as topologias desses dois tipos de circuito, apresentando-se o projeto de um demultiplexador empregando topologia tipo árvore com flip-flop tipo d e tristage, a qual associa alta velocidade de operação e baixo consumo de potência. |
| id |
USP_2dcb46973cfd475610d7cbd8ebca24ff |
|---|---|
| oai_identifier_str |
oai:teses.usp.br:tde-26082024-152107 |
| network_acronym_str |
USP |
| network_name_str |
Biblioteca Digital de Teses e Dissertações da USP |
| repository_id_str |
|
| spelling |
Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/sUntitled in englishCircuitos integradosIntegrated circuitsEsta dissertação trata do projeto, construção e caracterização de circuitos integrados digitais de alta velocidade em arseneto de galio, operando em taxas de gigabits por segundo. Circuitos digitais de alta velocidade são essenciais para melhorar o desempenho de computadores, sistemas de comunicação de alta capacidade, sistemas eletrônicos militares e de instrumentação. Circuitos integrados monolíticos em arseneto de galio apresentam um bom compromisso entre consumo de potência e taxa de operação na faixa de gigabits por segundo, sendo uma solução para aplicações em alta velocidade. Neste trabalho são apresentadas as principais famílias lógicas estáticas implementáveis a partir de transistores MESFETS de \'GA\'\'AS\', bem como uma análise comparativa de suas características. São abordadas as principais questões relativas ao projeto de circuitos integrados de alta velocidade através do projeto detalhado de um demultiplexador no tempo. O circuito foi projetado visando operar ate 2,5gb/s com dois modos de demultiplexagem, 1:4 e 1:16, e integra um circuito rotacionador de bits de saí da. Analisa-se as topologias desses dois tipos de circuito, apresentando-se o projeto de um demultiplexador empregando topologia tipo árvore com flip-flop tipo d e tristage, a qual associa alta velocidade de operação e baixo consumo de potência.The subject of this work is the design, construction and characterization of digital integrated circuits on Gallium Arsenide, operating at gigabits per second rates. High speed digital are essential to improve the performance of computers, high capacity communication systems, military systems and instrumentation. Gallium Arsenide monolithic integrated circuits are a solution for high speed applications, presenting low power consumption at gigabits per second operating range. This work presents the main static logic families employing GaAs MESFETs and a compariosn among their characteristic. The main issued on the design of high speed digital integrates circuits are discussed and applied to the design of a demultiplexer circuit. This circuits was designed to operate up to 2.5 Gb/s as a 1:4 or a 1:16 demultiplexer and integrates a ship circuit. Topologies for high speed demultiplexer and ship circuits are analyzed and the design of a demultiplexer employing tree type architecture and D-type and Tristate flip-flops is presented in detail. The skip circuit was designed employing a new topology obtained modifying circuits presented in the literature. The designed circuit was constructed using a commercially available foundry servisse based on a 1 micron MESFET technology. The design approach employed SCFL standard cells. The resulting chip area is 2.78 x 2.78 milimeters square. Issued on characterization of high speed digital circuits are discussed and the experimental results of the demultiplexer are presented. The circuit demonstrated correct operation in both 1:4 and 1:16 demultiplexing modes, operating up to 2.7 Gb/s with 1.4 W of power consumption. The correct operation of the circuit demonstrated the effectiveness of the circuit topology proposed in this work. The performance of the demultiplexer with the integrated skip circuit allows its use on signal processing at optical communication systems using SDH and SONET standards.Biblioteca Digitais de Teses e Dissertações da USPCorrera, Fatima SaleteAbrao, Taufik1996-05-21info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttps://www.teses.usp.br/teses/disponiveis/3/3140/tde-26082024-152107/reponame:Biblioteca Digital de Teses e Dissertações da USPinstname:Universidade de São Paulo (USP)instacron:USPLiberar o conteúdo para acesso público.info:eu-repo/semantics/openAccesspor2024-08-26T18:25:02Zoai:teses.usp.br:tde-26082024-152107Biblioteca Digital de Teses e Dissertaçõeshttp://www.teses.usp.br/PUBhttp://www.teses.usp.br/cgi-bin/mtd2br.plvirginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.bropendoar:27212024-08-26T18:25:02Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP)false |
| dc.title.none.fl_str_mv |
Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/s Untitled in english |
| title |
Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/s |
| spellingShingle |
Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/s Abrao, Taufik Circuitos integrados Integrated circuits |
| title_short |
Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/s |
| title_full |
Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/s |
| title_fullStr |
Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/s |
| title_full_unstemmed |
Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/s |
| title_sort |
Circuitos integrados digitais de alta velocidade em \'GA\'\'AS\': demultiplexador de 16 canais em 2,5gb/s |
| author |
Abrao, Taufik |
| author_facet |
Abrao, Taufik |
| author_role |
author |
| dc.contributor.none.fl_str_mv |
Correra, Fatima Salete |
| dc.contributor.author.fl_str_mv |
Abrao, Taufik |
| dc.subject.por.fl_str_mv |
Circuitos integrados Integrated circuits |
| topic |
Circuitos integrados Integrated circuits |
| description |
Esta dissertação trata do projeto, construção e caracterização de circuitos integrados digitais de alta velocidade em arseneto de galio, operando em taxas de gigabits por segundo. Circuitos digitais de alta velocidade são essenciais para melhorar o desempenho de computadores, sistemas de comunicação de alta capacidade, sistemas eletrônicos militares e de instrumentação. Circuitos integrados monolíticos em arseneto de galio apresentam um bom compromisso entre consumo de potência e taxa de operação na faixa de gigabits por segundo, sendo uma solução para aplicações em alta velocidade. Neste trabalho são apresentadas as principais famílias lógicas estáticas implementáveis a partir de transistores MESFETS de \'GA\'\'AS\', bem como uma análise comparativa de suas características. São abordadas as principais questões relativas ao projeto de circuitos integrados de alta velocidade através do projeto detalhado de um demultiplexador no tempo. O circuito foi projetado visando operar ate 2,5gb/s com dois modos de demultiplexagem, 1:4 e 1:16, e integra um circuito rotacionador de bits de saí da. Analisa-se as topologias desses dois tipos de circuito, apresentando-se o projeto de um demultiplexador empregando topologia tipo árvore com flip-flop tipo d e tristage, a qual associa alta velocidade de operação e baixo consumo de potência. |
| publishDate |
1996 |
| dc.date.none.fl_str_mv |
1996-05-21 |
| dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
| dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
| format |
masterThesis |
| status_str |
publishedVersion |
| dc.identifier.uri.fl_str_mv |
https://www.teses.usp.br/teses/disponiveis/3/3140/tde-26082024-152107/ |
| url |
https://www.teses.usp.br/teses/disponiveis/3/3140/tde-26082024-152107/ |
| dc.language.iso.fl_str_mv |
por |
| language |
por |
| dc.relation.none.fl_str_mv |
|
| dc.rights.driver.fl_str_mv |
Liberar o conteúdo para acesso público. info:eu-repo/semantics/openAccess |
| rights_invalid_str_mv |
Liberar o conteúdo para acesso público. |
| eu_rights_str_mv |
openAccess |
| dc.format.none.fl_str_mv |
application/pdf |
| dc.coverage.none.fl_str_mv |
|
| dc.publisher.none.fl_str_mv |
Biblioteca Digitais de Teses e Dissertações da USP |
| publisher.none.fl_str_mv |
Biblioteca Digitais de Teses e Dissertações da USP |
| dc.source.none.fl_str_mv |
reponame:Biblioteca Digital de Teses e Dissertações da USP instname:Universidade de São Paulo (USP) instacron:USP |
| instname_str |
Universidade de São Paulo (USP) |
| instacron_str |
USP |
| institution |
USP |
| reponame_str |
Biblioteca Digital de Teses e Dissertações da USP |
| collection |
Biblioteca Digital de Teses e Dissertações da USP |
| repository.name.fl_str_mv |
Biblioteca Digital de Teses e Dissertações da USP - Universidade de São Paulo (USP) |
| repository.mail.fl_str_mv |
virginia@if.usp.br|| atendimento@aguia.usp.br||virginia@if.usp.br |
| _version_ |
1815258500812505088 |